• 集成电路器件抗辐射加固设计技术
21年品牌 40万+商家 超1.5亿件商品

集成电路器件抗辐射加固设计技术

正版保障 假一赔十 可开发票

82.82 6.4折 129 全新

仅1件

上海黄浦
认证卖家担保交易快速发货售后保障

作者闫爱斌[等]著

出版社科学出版社

ISBN9787030747143

出版时间2023-03

装帧平装

开本其他

定价129元

货号12342056

上书时间2024-05-01

灵感书店

三年老店
已实名 已认证 进店 收藏店铺

   商品详情   

品相描述:全新
商品描述
前言

 
 
 
 

目录
目录

前言

第1章  绪论  1

1.1  辐射环境  2

1.1.1  自然辐射环境  2

1.1.2  人造辐射环境  6

1.2  辐射效应  6

1.2.1  单粒子效应  6

1.2.2  累积效应  9

1.3  重要概念  9

1.3.1  故障、错误与失效  9

1.3.2  软错误  10

1.4  软错误模型  10

1.4.1  器件级模型  10

1.4.2  电路级模型  11

1.5  电子设计自动化仿真工具  12

1.5.1  Synopsys HSPICE  12

1.5.2  Cadence Virtuoso  13

1.6  基于RHBD技术的集成电路器件存在的问题  14

1.7  本章小结  14

第2章  常用的抗辐射加固设计技术及组件  15

2.1  常用的抗辐射加固设计技术  15

2.1.1  空间冗余技术  15

2.1.2  时间冗余技术  16

2.2  常用的抗辐射加固组件  18

2.2.1  C单元  18

2.2.2  1P2N和2P1N单元  21

2.2.3  DICE单元  22

2.2.4  施密特反相器  24

2.3  抗辐射能力的定义  25

2.4  本章小结  27

第3章  表决器的抗辐射加固设计技术  28

3.1  传统的表决器设计  28

3.2  基于多级C单元的表决器设计  29

3.2.1  电路结构与工作原理  30

3.2.2  实验验证与对比分析  37

3.3  基于电流竞争的表决器设计  39

3.3.1  电路结构与工作原理  40

3.3.2  表决器的应用  42

3.3.3  实验验证与对比分析  46

3.4  本章小结  56

第4章  锁存器的抗辐射加固设计技术  57

4.1  未加固的标准静态锁存器设计  57

4.2  经典的抗辐射加固锁存器设计  58

4.2.1  抗单节点翻转的锁存器设计  58

4.2.2  抗双节点翻转的锁存器设计  62

4.2.3  抗三节点翻转的锁存器设计  70

4.2.4  过滤SET脉冲的锁存器设计  74

4.3  单节点翻转自恢复的RFC锁存器设计  79

4.3.1  电路结构与工作原理  79

4.3.2  实验验证与对比分析  80

4.4  抗双/三节点翻转的锁存器设计  85

4.4.1  HSMUF双容锁存器  86

4.4.2  基于浮空点的双容锁存器  89

4.4.3  超低开销的LCDNUT/LCTNUT锁存器  96

4.4.4  恢复能力增强的DNUCT/TNUCT锁存器  102

4.4.5  接近三恢的锁存器  110

4.5  过滤SET脉冲的锁存器设计  111

4.5.1  PDFSR锁存器  111

4.5.2  RFEL锁存器  116

4.6  本章小结  126

第5章  主从触发器的抗辐射加固设计技术  127

5.1  未加固的主从触发器设计  127

5.2  经典的抗辐射加固主从触发器设计  128

5.3  抗节点翻转主从触发器设计  130

5.3.1  电路结构与工作原理  130

5.3.2  实验验证与对比分析  134

5.4  本章小结  145

第6章  SRAM单元的抗辐射加固设计技术  146

6.1  未加固的SRAM存储单元设计  146

6.1.1  6TSRAM  146

6.1.2  8TSRAM  148

6.2  经典的抗辐射加固SRAM存储单元设计  149

6.2.1  抗单节点翻转的SRAM存储单元设计  149

6.2.2  抗双节点翻转的16T SRAM存储单元设计  163

6.3  抗单节点翻转的SRAM存储单元设计  164

6.3.1  QCCM10T/QCCM12T SRAM  164

6.3.2  QCCS/SCCS SRAM  173

6.3.3  SRS14T/SESRS SRAM  183

6.4  抗双节点翻转的SRAM存储单元设计  193

6.4.1  电路结构与工作原理  193

6.4.2  实验验证与对比分析  200

6.5  本章小结  206

参考文献  207

内容摘要
本书从集成电路器件可靠性问题出发,结合作者在集成电路可靠性设计领域的多年科研实践成果,阐述了辐射环境、辐射效应、软错误和仿真工具等背景知识,详细介绍了常用的抗辐射加固设计技术及组件,重点针对锁存器、主从触发器、SRAM存储单元和表决器介绍了经典的和新颖的抗辐射加固技术等。

精彩内容
本书从集成电路器件可靠性问题出发,具体阐述了辐射环境、辐射效应、软错误和仿真工具等背景知识,详细介绍了抗辐射加固设计(RHBD)技术以及在该技术中常用的相关组件,重点针对表决器、锁存器、主从触发器和静态随机访问存储器(SRAM)单元介绍了经典的和新颖的RHBD技术,扼要描述了相关实验并给出了容错性能和开销对比分析。本书共分为6章,分别为绪论、常用的抗辐射加固设计技术及组件、表决器的抗辐射加固设计技术、锁存器的抗辐射加固设计技术、主从触发器的抗辐射加固设计技术以及SRAM单元的抗辐射加固设计技术。通过学习本书内容,读者可以强化对集成电路器件抗辐射加固设计技术的认知,了解该领域的当前近期新研究成果和相关技术。本书可供普通高等院校集成电路科学与工程、电子信息工程、微电子科学与工程、计算机科学与技术等专业的本科生和研究生阅读,也可供电路与系统研发工程师、芯片可靠性设计工程师和集成电路容错设计爱好者阅读。

—  没有更多了  —

以下为对购买帮助不大的评价

此功能需要访问孔网APP才能使用
暂时不用
打开孔网APP