• 数字集成电路设计
  • 数字集成电路设计
  • 数字集成电路设计
  • 数字集成电路设计
  • 数字集成电路设计
  • 数字集成电路设计
  • 数字集成电路设计
21年品牌 40万+商家 超1.5亿件商品

数字集成电路设计

实物如图,内页干净,瑕疵见图6.7。123

150 九品

仅1件

山东济南
认证卖家担保交易快速发货售后保障

作者[瑞士]凯斯琳(Kaeslin H.) 著;张盛、戴宏宇 译

出版社人民邮电出版社

出版时间2011-01

版次1

装帧平装

上书时间2024-03-27

农夫山房

五年老店
已实名 已认证 进店 收藏店铺

   商品详情   

品相描述:九品
图书标准信息
  • 作者 [瑞士]凯斯琳(Kaeslin H.) 著;张盛、戴宏宇 译
  • 出版社 人民邮电出版社
  • 出版时间 2011-01
  • 版次 1
  • ISBN 9787115244123
  • 定价 119.00元
  • 装帧 平装
  • 开本 16开
  • 纸张 胶版纸
  • 页数 660页
  • 字数 1269千字
【内容简介】
《数字集成电路设计:从VLSI体系结构到CMOS制造》从架构和算法讲起,介绍了功能验证、vhdl建模、同步电路设计、异步数据获取、能耗与散热、信号完整性、物理设计、设计验证等必备技术,还讲解了vlsi经济运作与项目管理,并简单阐释了cmos技术的基础知识,全面涵盖了数字集成电路的整个设计开发过程。
本书既可以作为高等院校微电子、电子技术等相关专业高年级师生和研究生的参考教材,也可供半导体行业工程师参考。
【作者简介】
HubertKaeslin1985年于瑞士苏黎世联邦理工学院获得博士学位,现为该校微电子设计中心的负责人,具有20多年教授VLSI的丰富经验。
张盛1999年毕业于清华大学电子工程系,获得工学学士学位;2004年毕业于清华大学微电子学研究所,获得工学博士学位。目前是清华大学深圳研究生院现代通信实验室教师,并担任智能传感工程研究中心副主任。
戴宏宇1998年毕业于清华大学电子工程系,获得工学学士学位;2003年毕业于清华大学微电子学研究所,获得工学博士学位。现就职于意法—爱立信半导体北。
【目录】
第1章微电子学导引
1.1经济的影响
1.2概念和术语
1.2.1吉尼斯纪录的视角
1.2.2市场视角
1.2.3生产的视角
1.2.4设计工程师的视角
1.2.5商业的视角
1.3数字vlsi设计流程
1.3.1y图,数字电子系统的地图
1.3.2vlsi设计的主要阶段
1.3.3单元库
1.3.4电子设计自动化软件
1.4fpl
1.4.1配置技术
1.4.2硬件资源的结构
1.4.3商业产品
1.5问题
1.6附录i:逻辑系列的简明术语表
1.7附录ii:用图表汇编电路有关的术语
第2章从算法到架构
2.1架构设计的目标
2.2两种相对的架构
2.2.1算法的什么性质使得它适合专用的vlsi架构
2.2.2在相对的架构中间有很大的空间
2.2.3通用处理单元和专用处理单元的联合
2.2.4协处理器
2.2.5专用指令集处理器
2.2.6可配置计算
2.2.7可扩展指令集处理器
2.2.8摘要
2.3vlsi架构设计的变换方法
2.3.1算法领域的再建模空间
2.3.2架构领域的再建模空间
2.3.3系统工程师和vlsi设计师必须通力合作
2.3.4描述处理算法的图示方法
2.3.5同形架构
2.3.6架构选择的优缺点
2.3.7计算周期与时钟周期
2.4组合运算的等价变换
2.4.1共同的前提
2.4.2迭代分解
2.4.3流水线
2.4.4复制
2.4.5时间共享
2.4.6结合变换
2.4.7其他代数变换
2.4.8摘要
2.5临时数据存储的方法
2.5.1数据访问模式
2.5.2可用的存储器配置和面积占用
2.5.3存储容量
2.5.4片外的连线和成本
2.5.5延迟和时序
2.5.6摘要
2.6非递归计算的等价变换
2.6.1重定时
2.6.2回顾流水线
2.6.3脉动变换
2.6.4回顾迭代分解和时间共享
2.6.5回顾复制
2.6.6摘要
2.7递归计算的等价变换
2.7.1反馈的障碍
2.7.2展开第一阶循环
2.7.3更高阶的循环
2.7.4时变的循环
2.7.5非线性或一般的循环
2.7.6流水线交织不是等价变换
2.7.7摘要
2.8变换方法的推广
2.8.1推广到其他细节层次
2.8.2串行位架构
2.8.3分布式算法
2.8.4推广到其他代数结构
2.8.5摘要
2.9结论
2.9.1总结
2.9.2从能量角度看非常好的架构选择
2.9.3评估架构选择的指南
2.10问题
2.11附录i:代数结构的词汇表概要
2.12附录ii:vlsi子函数的面积和延时数据
第3章功能验证
3.1如何建立有效的功能规格说明
3.1.1形式化的规格说明
3.1.2快速原型
3.2制定适合的仿真策略
3.2.1需要什么条件才能在仿真中发现设计缺陷
3.2.2仿真和响应检查必须自动发生
3.2.3彻底的验证仍然是个难以达到的目标
3.2.4所有的局部验证的技术都有各自的缺陷
3.2.5从多个来源搜集测试用例会有帮助
3.2.6基于断言的验证也有帮助
3.2.7把测试开发和电路设计分开也有帮助
3.2.8虚拟原型有助于产生期望的响应
3.3在整个设计周期里重用相同的功能量规
3.3.1处理激励和期望响应可选方法
3.3.2模块化的测试平台设计
3.3.3激励和响应明确定义的时间表
3.3.4略过冗余的仿真序列降低运行次数
3.3.5抽象到对更高层次数据的更高层次处理
3.3.6在多个电路模型之间吸收延迟变化
3.4结论
3.5问题
3.6附录i:功能验证的形式方法
3.7附录ii:为仿真和测试推导一个前后一致的时间表
第4章使用vhdl为硬件建模
4.1动机
4.1.1为什么要做硬件综合
4.1.2vhdl还有哪些替代者
4.1.3ieee1076标准的起源和目标是什么
4.1.4为什么要费力去学硬件描述语言
4.1.5议程
4.2关键概念和vhdl结构
4.2.1电路层次和连接
4.2.2并行进程和进程交互
4.2.3离散信号代替电信号
4.2.4基于事件的时间概念用于控制仿真
4.2.5模型参数化工具
4.2.6从编程语言借用的概念
4.3把vhdl用于硬件综合
4.3.1综合概述
4.3.2数据类型
4.3.3寄存器、有限状态机和其他时序子电路
4.3.4ram、rom和其他宏单元
4.3.5必须在网表级别控制的电路
4.3.6时序约束
4.3.7关于综合的限制和警告
4.3.8如何逐步建立寄存器传输级模型
4.4把vhdl用于硬件仿真
4.4.1数字仿真的要素
4.4.2一般测试模块解析
4.4.3改编来适应手边的设计问题
4.4.4ieee1076.4vital模型标准
4.5小结
4.6问题
4.7附录i:关于vhdl的书籍和网页
4.8附录ii:相关的扩展和标准
4.8.1受保护的共享变量ieee1076a
4.8.2模拟和混合信号扩展ieee1076.1
4.8.3实数和复数的数学包ieee1076.2
4.8.4算术包ieee1076.3
4.8.5指定作为综合的语言子集ieee1076.6
4.8.6标准延时格式(sdf)ieee1497
4.8.7类型转换函数的一个便捷的汇编
4.9附录iii:vhdl模型的例子
4.9.1组合电路模型
4.9.2mealy、moore和medvedev状态机
4.9.3状态化简和编码
4.9.4仿真测试平台
4.9.5使用不同厂商的vhdl工具
第5章同步电路设计情况
5.1引言
5.2控制状态改变的重要选择
5.2.1同步时钟
5.2.2异步时钟
5.2.3自定时时钟
5.3为什么在vlsi中严格的时钟方案绝对必要
5.3.1冒险的危险
5.3.2同步时钟的优缺点
5.3.3按需提供时钟不是vlsi的选择
5.3.4完全自定时的时钟通常也不是个选择
5.3.5系统时钟的混合方案
5.4同步电路设计的注意事项
5.4.1第一条指导原则:分离信号种类
5.4.2第二条指导原则:允许电路在时钟到达前稳定
5.4.3更详细的同步设计规则
5.5结论
5.6问题
5.7附录:关于识别信号种类
5.7.1信号种类
5.7.2有效电平
5.7.3波形的信息
5.7.4三态性能
5.7.5输入、输出和双向端点
5.7.6当前状态与下一个状态
5.7.7句法惯例
5.7.8关于vhdl中的大写和小写字母的注释
5.7.9关于名字跨eda平台可移植性的注释
第6章同步电路的时钟
6.1时钟分配的困难是什么
6.1.1议程
6.1.2时钟分配有关的时间量
6.2一个电路可以承受多大的偏移和抖动
6.2.1基本知识
6.2.2单边沿触发一相时钟
6.2.3双边沿触发的一相时钟
6.2.4对称的电平敏感两相时钟
6.2.5非对称的电平敏感两相时钟
6.2.6一线电平敏感两相时钟
6.2.7电平敏感一相时钟和行波流水线
6.3如何把时钟偏移保持在紧密的范围内
6.3.1时钟波形
6.3.2集中式时钟缓冲器
6.3.3分布式时钟缓冲器树
6.3.4混合式时钟分布网络
6.3.5时钟偏移分析
6.4如何实现友好的输入/输出时序
6.4.1友好的和不友好的i/o时序对比
6.4.2时钟分布延时对i/o时序的影响
6.4.3ptv变化对i/o时序的影响
6.4.4寄存器输入和输出
6.4.5在输入端人为增加组合延时
6.4.6用提前的时钟驱动输入寄存器
6.4.7从最慢的器件中抽出一个时钟域的时钟
6.4.8通过pll和dll实现“零延时”时钟分布
6.5如何正确地实现门控时钟
6.5.1传统的带使能反馈型寄存器
6.5.2天然的和不可靠的门控时钟方案
6.5.3某些情况下可行的简单门控时钟方案
6.5.4可靠的门控时钟方案
6.6小结
6.7问题
第7章异步数据采集
7.1动机
7.2向量采集的数据一致性问题
7.2.1简单的并行位同步
7.2.2单位距离编码
7.2.3交叉向量的消除
7.2.4握手
7.2.5部分握手
7.3标量采集的数据一致性问题
7.3.1完全没有同步
7.3.2多地点同步
7.3.3单地点同步
7.3.4由慢时钟同步
7.4同步器的亚稳态行为
7.4.1边际触发及其如何回到确定状态
7.4.2对电路功能的影响
7.4.3一个评价同步器可靠性的统计模型
7.4.4准同步接口
7.4.5亚稳态行为的抑制
7.5小结
7.6问题
第8章门级和晶体管级设计
8.1cmos逻辑门
8.1.1作为开关的mosfet
8.1.2反相器
8.1.3简单的cmos门电路
8.1.4复合门
8.1.5有高阻抗能力的门电路
8.1.6奇偶校验门电路
8.1.7加法器片
8.2cmos双稳态
8.2.1锁存器
8.2.2功能锁存器
8.2.3单边沿触发的触发器
8.2.4所有触发器的根源
8.2.5双边沿寄存器
8.2.6摘要
8.3cmos片上存储器
8.3.1sram
8.3.2dram
8.3.3其他的区别和共同点
8.4cmos的电学精巧设计
8.4.1纽扣
8.4.2施密特触发器
8.4.3打结单元
8.4.4填充单元
8.4.5电平位移器和输入/输出缓冲器
8.4.6数字可调延时线
8.5陷阱
8.5.1总线和三态节点
8.5.2传输门和其他双向元件
8.5.3可靠的设计意味什么
8.5.4微处理器的接口电路
8.5.5机械接触
8.5.6总结
8.6问题
8.7附录i:mosfet电学模型概要
8.7.1命名和计算约定
8.7.2sah模型
8.7.3shichman-hodges模型
8.7.4?指数律模型
8.7.52阶效应
8.7.6晶体管模型通常不描述的效应
8.7.7结论
8.8附录ⅱ:bjt
第9章能量效率与热量排除
9.1cmos电路中能量消耗在何处
9.1.1电容负载的充电和放电
9.1.2交变电流
9.1.3阻性负载
9.1.4泄漏电流
9.1.5总能量消耗
9.1.6cmos电压缩放
9.2如何提高能量效率
9.2.1一般准则
9.2.2如何降低动态消耗
9.2.3如何减少漏电流
9.3热传导与热量排除
9.4附录i:节点电容的来源
9.5附录ii:非常规方法
9.5.1亚阈值逻辑
9.5.2电压摆幅减小技术
9.5.3绝热逻辑
第10章信号完整性
10.1引言
10.1.1噪声如何进入到电子电路中
10.1.2噪声如何影响数字电路
10.1.3议程
10.2串扰
10.3地弹与电源低落
10.3.1源于公共串联阻抗的耦合机制
10.3.2开关大电流源自何处
10.3.3地弹的影响有多严重
10.4如何减轻地弹
10.4.1降低有效串联阻抗
10.4.2隔离污染者与潜在的受害者
10.4.3避免过大的翻转电流
10.4.4确保噪声容限
10.5小结
10.6问题
10.7附录:2阶近似的推导
第11章物理设计
11.1议程
11.2导电层和它们的特性
11.2.1几何特性与版图规则
11.2.2电学性质
11.2.3层间连接
11.2.4导电层的典型功能
11.3基于单元的后端设计
11.3.1平面布图规划
11.3.2确定主要的组件模块和时钟域
11.3.3确定管脚预算
11.3.4为所有主要的组件模块找到一个有相关性的排列
11.3.5规划电源、时钟和信号分布
11.3.6布局和布线
11.3.7芯片装配
11.4封装
11.4.1晶圆分拣
11.4.2晶圆测试
11.4.3晶背面研磨和切割
11.4.4密封
11.4.5最终测试和分级
11.4.6键合图与键合规则
11.4.7先进的封装技术
11.4.8选择封装技术
11.5版图的细节设计
11.5.1手工版图设计的目标
11.5.2版图设计不是所见即所得的事情
11.5.3标准单元版图
11.5.4门海宏单元版图
11.5.5sram单元的版图
11.5.6光刻友好的版图有助于提高制造良率
11.5.7网格,高效流行的版图排列
11.6防止过度电性应力
11.6.1电迁移
11.6.2esd
11.6.3闩锁
11.7问题
11.8附录i:vlsi宣传的几何量
11.9附录ii:关于工艺版图图形中扩散区的编码
11.10附录iii:方块电阻
第12章设计验证
12.1发现时序问题
12.1.1关于时序问题,仿真能告诉我们什么
12.1.2时序验证有多大帮助
12.2时序数据的准确程度
12.2.1单元延时
12.2.2互连延时和版图寄生现象
12.2.3重点是制定切实的假设
12.3更多的静态验证技术
12.3.1电学规则检查
12.3.2代码检查
12.4版图后验证
12.4.1设计规则检查
12.4.2可制造性分析
12.4.3版图抽取
12.4.4版图与网表一致性检查
12.4.5等价性检查
12.4.6版图后时序验证
12.4.7电源网格分析
12.4.8信号完整性分析
12.4.9版图后仿真
12.4.10总体状况
12.5小结
12.6问题
12.7附录i:单元和库特征化
12.8附录ii:互连模型的等效电路
第13章vlsi经济学和项目管理
13.1议程
13.2产业协作的模式
13.2.1完全用标准部件组装成的系统
13.2.2围绕着程控处理器搭建的系统
13.2.3以现场可编程逻辑为基础设计的系统
13.2.4以半定制asic为基础设计的系统
13.2.5以全定制asic为基础设计的系统
13.3asic产业内部的接口
13.3.1ic设计数据的移交点
13.3.2ic生产服务范围
13.4虚拟元件
13.4.1版权保护与给客户的信息
13.4.2设计重用要求更好的质量和更彻底的验证
13.4.3许多现有的虚拟元件需要重新设计
13.4.4虚拟元件需要跟踪服务
13.4.5保障条款
13.4.6交付一个完整的虚拟元件包
13.4.7商业模式
13.5集成电路的成本
13.5.1电路尺寸的影响
13.5.2生产工艺的影响
13.5.3生产数量的影响
13.5.4可配置性的影响
13.5.5小节摘要
13.6小批量生产方法
13.6.1多项目晶圆
13.6.2多层掩模
13.6.3电子束光刻
13.6.4激光加工
13.6.5硬连线fpga和结构化asic
13.6.6成本事务
13.7市场方面
13.7.1商业成功的要素
13.7.2商业化步骤和市场重点
13.7.3服务与产品
13.7.4产品分级
13.8做出选择
13.8.1用还是不用asic
13.8.2应该选择什么样的实现技术
13.8.3如果没有任何东西是已知确定的,该怎么办
13.8.4系统公司能够承担忽视微电子技术的后果吗
13.9成功的vlsi设计的关键
13.9.1项目定义和市场营销
13.9.2技术管理
13.9.3工程学
13.9.4验证
13.9.5误区
13.10附录:在微电子领域开展业务
13.10.1评估业务伙伴和设计套件的检查清单
13.10.2虚拟元件供应商
13.10.3精选一些低量生产供应商
13.10.4成本估计的一些帮助
第14章cmos工艺基础
14.1mos器件物理本质
14.1.1能带和电传导
14.1.2半导体材料的掺杂
14.1.3pn结、接触和二极管
14.1.4mosfet
14.2基本的cmos制造流程
14.2.1cmos技术的关键特性
14.2.2前段制造步骤
14.2.3后段制造步骤
14.2.4工艺监控
14.2.5光刻
14.3cmos工艺主旋律的变化
14.3.1铜取代了铝作为互连材料
14.3.2低介电常数的层间介质正在取代sio2
14.3.3高介电常数栅介质要代替二氧化硅
14.3.4应变硅和硅锗工艺
14.3.5金属栅一定会再次流行
14.3.6绝缘体上硅工艺
第15章展望
15.1cmos技术的演进路径
15.1.1传统器件的缩放
15.1.2寻找新的器件拓扑结构
15.1.3隧穿mosfet
15.1.4寻找更好的半导体材料
15.1.5垂直集成
15.2cmos之后还有新的机会吗
15.2.1数据存储
15.2.2纳米技术
15.3技术推动力
15.3.1所谓的行业“定律”和背后的力量
15.3.2行业路线图
15.4市场拉动
15.5设计方法学的演进路线
15.5.1生产率问题
15.5.2架构设计的新方法
15.6小结
15.76个重大的挑战
15.8附录:非半导体存储技术比较
附录a基础数字电子学
附录b有限状态机
附录clsi设计人员的检查清单
附录d符号和常量
参考文献
索引
点击展开 点击收起

   相关推荐   

—  没有更多了  —

以下为对购买帮助不大的评价

此功能需要访问孔网APP才能使用
暂时不用
打开孔网APP