信号完整性——深入理解高速数字电路设计 全面曝光20年电路设计与工程实战经验!系统论述信号完整性基础理论和高速数字电路设计的理念与实践!涵盖基础知识、电路分析与工程设计
¥ 117.87 九五品
仅1件
作者高晓宇 著
出版社清华大学出版社
出版时间2020-10
版次1
装帧平装
上书时间2024-10-08
本书基于作者近二十年从事“信号完整性”理论研究和工程设计实践的经验积累写作而成,阐述从事高速数字电路设计所必需的“信号完整性”基础理论和设计知识,包括相关的基本概念、问题成因、理解分析方法、设计应对措施、技术演进历程等。本书运用尽可能浅近、直白、易懂的语言讲解较为深奥、复杂的技术问题。没有任何复杂、冗长的的数学推导过程,依靠深入浅出的谈话式讲述文字和形象、直接的图表来分析问题。
高晓宇,男,1978年10月出生。从事电子通信技术研究和产品研发工作近二十年,擅长复杂、高速数字电路系统的设计,在信号完整性与高速电路设计领域具有丰富的设计经验。
第1章信号完整性的由来
1.1引言
1.2逻辑波形和实际波形
1.3频率提升带来的改变
1.4信号完整性问题的本质起因
第2章信号与连接
2.1电路实现的实质内容
2.2连接对信号波形的影响
2.3信号的传输过程
第3章传输线与阻抗
3.1传输线的构成
3.2传输线阻抗
第4章反射
4.1反射发生的原理
4.2末端端接
4.3反射导致的波形变化
第5章传输线建模与设计
5.1传输线模型
5.2电感
5.3传输线上的电感
5.4均匀传输线
5.550Ω的来历
5.6阻抗与印制电路板叠层
第6章信号电流
6.1表层信号的回流路径
6.2内层信号的回流路径
6.3阻抗与信号电流
6.4信号电流与传输线阻抗的主次考量
6.5信号电流的路径选择性
6.6信号电流的“变化”本质
第7章分布式系统
7.1分布式系统的内涵
7.2传输线的“长短”
7.3源端端接
第8章数字集成电路
8.1外观和内貌
8.2MOS晶体管
8.3CMOS反相器
8.4IV特性曲线
8.5动态特性
8.6从10μm到10nm
第9章仿真与模型
9.1仿真
9.2SPICE模型
9.3IBIS模型的源起
9.4Buffer的含义
9.5IBIS模型详解――输出Buffer
9.6IBIS模型详解――输入Buffer
9.7IBIS模型详解――其他Buffer类型
第10章时延与时序
10.1时延对时序的影响
10.2信号的传输速度
10.3时钟的不同供给方式
第11章电源完整性
11.1电源完整性问题一
11.2电源完整性问题二
11.3旁路电容
第12章高速串行接口
12.1技术演进之路
12.2从单端到差分
12.3LVDS收发电路
12.4差分信号的传输线阻抗
12.5SerDes
12.6眼图
12.7损耗
参考文献
— 没有更多了 —
以下为对购买帮助不大的评价