电子技术基础 数字部分 第6版
全新正版 极速发货
¥
44.67
7.5折
¥
59.9
全新
库存29件
作者康华光,华中科技大学电子技术课程组 编
出版社高等教育出版社
ISBN9787040380040
出版时间2014-01
装帧平装
开本16开
定价59.9元
货号1202000503
上书时间2024-11-16
商品详情
- 品相描述:全新
- 商品描述
-
目录
1数字逻辑概论
1.1数字信号与数字电路
1.1.1数字技术的发展及其应用
1.1.2数字集成电路的分类及特点
1.1.3模拟信号和数字信号
1.1.4数字信号的描述方法
1.2数制
1.2.1十进制
1.2.2二进制
1.2.3十一二进制之间的转换
1.2.4十六进制和八进制
1.3二进制数的算术运算
1.3.1无符号二进制数的算术运算
1.3.2带符号二进制数的减法运算
1.4二进制代码
1.4.1二-十进制码
1.4.2格雷码
1.4.3ASCⅡ码
1.5二值逻辑变量与基本逻辑运算
1.6逻辑函数及其表示方法
1.6.1逻辑函数的几种表示方法
1.6.2逻辑函数表示方法之间的转换
小结
习题
2逻辑代数与硬件描述语言基础
2.1逻辑代数的基本定律和规则
2.1.1逻辑代数的基本定律和恒等式
2.1.2逻辑代数的基本规则
2.2逻辑函数表达式的形式
2.2.1逻辑函数表达式的基本形式
2.2.2最小项与最小项表达式
2.2.3优选项与优选项表达式
2.3逻辑函数的代数化简法
2.3.1逻辑函数的最简形式
2.3.2逻辑函数的代数化简法
2.4逻辑函数的卡诺图化简法
2.4.1用卡诺图表示逻辑函数
2.4.2用卡诺图化简逻辑函数
2.5硬件描述语言VerilogHDL基础
2.5.1Verilog语言的基本语法规则
2.5.2变量的数据类型
2.5.3运算符及其优先级
2.5.4Verilog内部的基本门级元件
2.5.5Verilog程序的基本结构
2.5.6逻辑功能的仿真与测试
小结
习题
3逻辑门电路
3.1逻辑门电路简介
3.1.1各种逻辑门电路系列简介
3.1.2开关电路
3.2基本CMOS逻辑门电路
3.2.1MOS管及其开关特性
3.2.2CMOS反相器
3.2.3其他基本CMOS逻辑门电路
3.2.4CMOS传输门
3.3CMOS逻辑门电路的不同输出结构及参数
3.3.1CMOS逻辑门的保护和缓冲电路
3.3.2CMOS漏极开路门和三态输出门电路
3.3.3CMOS逻辑门电路的重要技术参数
3.4类NMOS和BiCMOS逻辑门电路
3.4.1类NMOS门电路
3.4.2BiCMOS门电路
3.5TTL逻辑门电路
3.5.1BJT的开关特性
3.5.2TTL反相器的基本电路
3.5.3改进型TTL门电路——抗饱和TTL门电路
3.5.4TTL系列门电路特性参数比较
3.6ECL逻辑门电路
3.7逻辑描述中的几个问题
3.7.1正负逻辑问题
3.7.2基本逻辑门的等效符号及其应用
3.8逻辑门电路使用中的几个实际问题
3.8.1各系列逻辑门电路之间的接口问题
3.8.2逻辑门电路驱动其他负载时的接口
3.8.3抗干扰措施
3.8.4CMOS通用逻辑电路中的小尺寸逻辑和宽总线系列
3.9用VerilogHDL描述CMOS门电路
3.9.1CMOS门电路的Verilog建模
3.9.2CMOS传输门电路的Verilog建模
小结
习题
4组合逻辑电路
4.1组合逻辑电路的分析
4.1.1组合逻辑电路的定义
4.1.2组合逻辑电路的分析方法
4.2组合逻辑电路的设计
4.2.1组合逻辑电路的设计过程
4.2.2组合逻辑电路的优化实现
4.3组合逻辑电路中的竞争-冒险
4.3.1产生竞争-冒险的原因
4.3.2消去竞争-冒险的方法
4.4若干典型的组合逻辑电路
4.4.1编码器
4.4.2译码器/数据分配器
4.4.3数据选择器
4.4.4数值比较器
4.4.5算术运算电路
4.5组合可编程逻辑器件
4.5.1PLD的结构、表示方法及分类
4.5.2组合逻辑电路的PLD实现
4.6用VerilogHDL描述组合逻辑电路
4.6.1组合逻辑电路的行为级建模
4.6.2分模块、分层次的电路设计
小结
习题
5锁存器和触发器
5.1基本双稳态电路
5.2SR锁存器
5.2.1基本SR锁存器
5.2.2门控SR锁存器
5.3D锁存器
5.3.1D锁存器的电路结构
5.3.2典型的D锁存器集成电路
5.3.3D锁存器的动态特性
5.4触发器的电路结构和工作原理
5.4.1主从D触发器的电路结构和工作原理
5.4.2典型的主从D触发器集成电路
5.4.3主从D触发器的动态特性
5.4.4其他电路结构的触发器
5.5触发器的逻辑功能
5.5.1D触发器
5.5.2JK触发器
5.5.3T触发器
5.5.4SR触发器
5.5.5D触发器逻辑功能的转换
5.6用VerilogHDL描述锁存器和触发器
5.6.1时序逻辑电路建模基础
5.6.2锁存器和触发器的Verilog建模实例
小结
习题
6时序逻辑电路
6.1时序逻辑电路的基本概念
6.1.1时序逻辑电路的基本结构与分类
6.1.2时序逻辑电路功能的表达
6.2同步时序逻辑电路的分析
6.2.1分析同步时序逻辑电路的一般步骤
6.2.2同步时序逻辑电路分析举例
6.3同步时序逻辑电路的设计
6.3.1设计同步时序逻辑电路的一般步骤
6.3.2同步时序逻辑电路设计举例
6.3.3同步时序逻辑电路中的时钟偏移
6.4异步时序逻辑电路的分析
6.5若干典型的时序逻辑电路
6.5.1寄存器和移位寄存器
6.5.2计数器
6.6简单的时序可编程逻辑器件GAL
6.6.1GAL的结构
6.6.2GAL中的输出逻辑宏单元
6.6.3GAL的结构控制字
6.7用VerilogHDL描述时序逻辑电路
6.7.1移位寄存器的Verilog建模
6.7.2计数器的Verilog建模
6.7.3状态图的Verilog建模
6.7.4数字钟的Verilog建模
小结
习题
7半导体存储器
7.1只读存储器
7.1.1ROM的基本结构
7.1.2二维译码与存储阵列
7.1.3可编程ROM
7.1.4ROM读操作实例
7.1.5ROM应用举例
7.2随机存取存储器
7.2.1SRAM
7.2.2同步SRAM
7.2.3DRAM
7.2.4存储容量的扩展
7.2.5RAM应用举例
小结
习题
8CPLD和FPGA
8.1复杂可编程逻辑器件(CPLD)简介
8.2现场可编程门阵列(FPCA)
8.2.1FPGA中编程实现逻辑功能的基本原理
8.2.2FPGA的结构简介
8.3可编程逻辑器件开发过程简介
8.4用EDA技术和可编程器件的设计例题
小结
习题
9脉冲波形的变换与产生
9.1单稳态触发器
9.1.1用门电路组成的单稳态触发器
9.1.2集成单稳态触发器
9.1.3单稳态触发器的应用
9.2施密特触发器
9.2.1用门电路组成的施密特触发器
9.2.2集成施密特触发器
9.2.3施密特触发器的应用
9.3多谐振荡器
9.3.1门电路组成的多谐振荡器
9.3.2用施密特触发器构成多谐振荡器
9.3.3石英晶体多谐振荡器
9.4555定时器及其应用
9.4.1555定时器
9.4.2用555组成的施密特触发器
9.4.3用555组成的单稳态触发器
9.4.4用555组成的多谐振荡器
小结
习题
10数模与模数转换器
10.1D/A转换器
10.1.1D/A转换器的输入/输出特性及其结构框图
10.1.2D/A转换器的基本原理
10.1.3倒T形电阻网络D/A转换器
10.1.4权电流型D/A转换器
10.1.5权电容网络D/A转换器
10.1.6D/A转换器的输出方式
10.1.7D/A转换器的主要技术指标
10.1.8D/A转换器的应用
10.2A/D转换器
10.2.1A/D转换的一般工作过程
10.2.2并行比较型A/D转换器
10.2.3逐次比较型A/D转换器
10.2.4双积分式A/D转换器
10.2.5A/D转换器的主要技术指标
10.2.6集成A/D转换器及其应用
小结
习题
……
11数字系统设计基础
附录AEDA工具QuartusⅡ9.0简介
附录B电气简图用图形符号——二进制逻辑单元(GB/T4728.12-1996)简介
附录C常用逻辑符号对照表
部分习题答案
索引(汉英对照)
参考文献
内容摘要
本书被评为"十二五"普通高等教育本科重量规划教材。上一版为普通高等教育"十五"重量规划教材,第四版为面向21世纪课程教材,荣获2002年全国普通高等学校优秀教材一等奖。本次修订弱化了中规模集成芯片的应用,将组合与时序单元电路作为宏模型介绍,加强应用FPGA、CPLD进行数字系统设计的内容。加强低电源电压器件及其接口内容,消减TTL系列的内容。增加CMOS通用电路中小逻辑与宽总线内容的介绍。加强应用Verilog语言描述组合及时序单元电路的例题。全书共11章,分别是:数字逻辑概论,逻辑代数与硬件描述语言基础,逻辑门电路,组合逻辑电路,锁存器和触发器,时序逻辑电路,半导体存储器,cpld和fpga、脉冲波形的变换与产生,数模与模数转换器,数字系统设计基础。附录中列出EDA工具QuartusII9.0简介,电气简图用图形符号——二进制逻辑单元(GB/T4728.12-1996)简介,常用逻辑符号对照表。本书可作为高等学校电气类、电子信息类、自动化类等专业"数字电子技术基础"课程的教材,也可供相关工程技术人员参考。
— 没有更多了 —
以下为对购买帮助不大的评价