• System-on-Chip Test Architectures:Nanometer Design for Testability
  • System-on-Chip Test Architectures:Nanometer Design for Testability
  • System-on-Chip Test Architectures:Nanometer Design for Testability
  • System-on-Chip Test Architectures:Nanometer Design for Testability
  • System-on-Chip Test Architectures:Nanometer Design for Testability
  • System-on-Chip Test Architectures:Nanometer Design for Testability
  • System-on-Chip Test Architectures:Nanometer Design for Testability
  • System-on-Chip Test Architectures:Nanometer Design for Testability
  • System-on-Chip Test Architectures:Nanometer Design for Testability
  • System-on-Chip Test Architectures:Nanometer Design for Testability
21年品牌 40万+商家 超1.5亿件商品

System-on-Chip Test Architectures:Nanometer Design for Testability

300 八五品

仅1件

河北保定
认证卖家担保交易快速发货售后保障

作者Laung-Terng Wang;Charles E. Stroud;Nur A. Touba

出版社Morgan Kaufmann

出版时间2007-12

装帧精装

货号436

上书时间2024-07-07

极乐书舍

已实名 进店 收藏店铺

   商品详情   

品相描述:八五品
图书标准信息
  • 作者 Laung-Terng Wang;Charles E. Stroud;Nur A. Touba
  • 出版社 Morgan Kaufmann
  • 出版时间 2007-12
  • ISBN 9780123739735
  • 装帧 精装
  • 开本 其他
  • 页数 896页
【内容简介】
Modern electronics testing has a legacy of more than 40 years. The introduction of new technologies, especially nanometer technologies with 90nm or smaller geometry, has allowed the semiconductor industry to keep pace with the increased performance-capacity demands from consumers. As a result, semiconductor test costs have been growing steadily and typically amount to 40 per cent of today's overall product cost. This book is a comprehensive guide to new VLSI Testing and Design-for-Testability techniques that will allow students, researchers, DFT practitioners, and VLSI designers to master quickly System-on-Chip Test architectures, for test debug and diagnosis of digital, memory, and analog/mixed-signal designs.It emphasizes VLSI Test principles and Design for Testability architectures, with numerous illustrations/examples. It has the most up-to-date coverage available, including Fault Tolerance, Low-Power Testing, Defect and Error Tolerance, Network-on-Chip (NOC) Testing, Software-Based Self-Testing, FPGA Testing, MEMS Testing, and System-In-Package (SIP) Testing, which are not yet available in any testing book. It covers the entire spectrum of VLSI testing and DFT architectures, from digital and analog, to memory circuits, and fault diagnosis and self-repair from digital to memory circuits. It discusses future nanotechnology test trends and challenges facing the nanometer design era; promising nanotechnology test techniques, including Quantum-Dots, Cellular Automata, Carbon-Nanotubes, and Hybrid Semiconductor/Nanowire/Molecular Computing. It includes practical problems at the end of each chapter for students.
点击展开 点击收起

—  没有更多了  —

以下为对购买帮助不大的评价

此功能需要访问孔网APP才能使用
暂时不用
打开孔网APP