专用集成电路设计实用教程
¥
41.77
九品
仅1件
作者虞希清 著
出版社浙江大学出版社
出版时间2007-01
版次1
装帧平装
货号A3
上书时间2024-12-02
商品详情
- 品相描述:九品
图书标准信息
-
作者
虞希清 著
-
出版社
浙江大学出版社
-
出版时间
2007-01
-
版次
1
-
ISBN
9787308051132
-
定价
39.00元
-
装帧
平装
-
开本
16开
-
纸张
胶版纸
-
页数
281页
-
字数
467千字
-
正文语种
简体中文
-
原版书名
ASIC Design Practical Coures
- 【内容简介】
-
在现代的IC设计中,工程师们广泛地使用数字电路的逻辑综合技术。工程师们使用RTL代码和IP描述设计的功能,进行高级设计,用综合工具对设计进行编辑和优化,以实现满足设计目标的电路。根据多年为客户进行技术训练,技术支持和IC设计的经验,笔者编写了本书。书中主要介绍了IC设计的基本概念,设计流程和设计方法,并就工程师们在设计中常见的问题,提供了解决方法。本书的特点是实用性强。
全书共九章,第一章概述IC设计的趋势和流程;第二章介绍用RTL代码进行电路的高级设计和数字电路的逻辑综合;第三章陈述了IC系统的层次化设计和模块划分;第四章详细地说明如何设置电路的设计目标和约束;第五章介绍综合库和静态时序分析;第六章深入地阐述了电路优化和优化策略;第七章陈述物理综合和简介逻辑综合的拓扑技术;第八章介绍可测性设计;第九章介绍低功耗设计和分析。
本书的主要对象是IC设计工程师,帮助他们解决IC设计和综合过程中遇到的实际问题。也可作为高等院校相关专业的高年级学生和研究生的参考书。
- 【目录】
-
第一章集成电路设计概念
1.1摩尔定律
1.2集成电路系统的组成
1.3集成电路的设计流程
第二章数字电路的高级设计和逻辑综合
2.1RTL硬件描述语言设计
2.2逻辑综合(LogicSynthesis)
第三章系统的层次化设计和模块划分
3.1设计组成及DC-Tcl
3.2层次(Hierarchy)结构和模块划分(Partition)及修改
第四章电路的设计目标和约束
4.1设计的时序约束
4.2复杂时序约束
4.3面积约束
第五章综合库和静态时序分析
5.1综合库和设计规则
5.2静态时序分析
第六章电路优化和优化策略
6.1电路优化
6.2优化策略
6.3网表的生成格式及后处理
第七章物理综合
7.1逻辑综合(LogicSynthesis)遇到的问题
7.2物理综合(PhysicalSynthesis)的基本流程
7.3逻辑综合的拓扑技术(TopographicalTechnology)
第八章可测试性设计
8.1生产测试简介
8.2可测试设计
8.3测试协议(Dalgorithm)
8.4测试的设计规则
8.5门级网表可测试问题的自动修正
8.6扫描链的插入
8.7可测试设计的输出和流程
8.8自适应性扫描压缩技术
第九章低功耗设计和分析
9.1工艺库的功耗模型
9.2功耗的分析
9.3低功耗电路的设计和优化
附录
点击展开
点击收起
— 没有更多了 —
以下为对购买帮助不大的评价