• 实用数字逻辑
21年品牌 40万+商家 超1.5亿件商品

实用数字逻辑

正版保障 假一赔十 可开发票

19.71 6.2折 32 全新

仅1件

广东广州
认证卖家担保交易快速发货售后保障

作者刘明亮

出版社北京航空航天大学出版社

ISBN9787811248654

出版时间2009-08

装帧平装

开本16开

定价32元

货号5749740

上书时间2024-11-20

灵感书店

三年老店
已实名 已认证 进店 收藏店铺

   商品详情   

品相描述:全新
商品描述
目录
常用逻辑符号表
第1章 逻辑代数基础
1.1 逻辑代数与数字系统
1.1.1 数字信号、数字电路与逻辑电路
1.1.2 数字系统
1.1.3 逻辑代数
1.1.4 电平与正负逻辑
1.2 逻辑代数的基本概念
1.2.1 三种基本逻辑运算
1.2.2 逻辑变量与逻辑函数
1.3 逻辑代数的基本定律、规则和常用公式
1.3.1 基本定律
1.3.2 三条基本规则
1.3.3 常用公式
1.4 逻辑函数表达式的形式
1.4.1 逻辑函数表达式的基本形式
1.4.2 标准与或表达式
1.4.3 标准或与表达式
1.5 公式法化简逻辑函数
1.5.1 最简与或表达式的标准
1.5.2 常用的公式化简法
1.6 卡诺图法化简逻辑函数
1.6.1 卡诺图的构成
1.6.2 用卡诺图表示逻辑函数
1.6.3 卡诺图、真值表与逻辑表达式之间的转换
1.6.4 用卡诺图化简逻辑函数
1.7 具有无关项的逻辑函数化简
1.7.1 无关项
1.7.2 带有无关项的逻辑函数化简
1.8 表格法化简逻辑函数
1.8.1 QM法化简逻辑函数的步骤
1.8.2 找出全部质蕴涵项的过程
1.8.3 找出必要质蕴涵项
1.8.4 找出函数的最小覆盖
1.9 不同形式的逻辑函数表达式之间的转换和化简
1.9.1 与或表达式转为与非与非表达式
1.9.2 与或表达式转为或非或非表达式
1.9.3 与或表达式变换为与或非表达式
1.9.4 与或表达式变换为或与表达式
1.9.5 或与表达式变换为或非或非表达式
小结
思考题与习题

第2章 组合逻辑电路
2.1 组合逻辑电路的分析方法
2.1.1 组合电路的分析步骤
2.1.2 分析举例
2.2 编码器
2.2.1 二进制普通编码器
2.2.2 二进制优先编码器
2.2.3 二十进制优先编码器74LS147
2.3 译码器
2.3.1 变量译码器
2.3.2 二十进制译码器
2.3.3 显示译码器
2.4 数据选择器与数据分配器
2.4.1 数据选择器
2.4.2 数据分配器
2.5 奇偶检测电路
2.5.1 异或非门构成的奇偶检测电路
2.5.2 与或非门构成的奇偶检测电路
2.5.3 奇偶检测系统
2.6 数值比较器
2.6.1 一位数值比较器
2.6.2 四位数值比较器
2.7 加法器
2.7.1 一位加法器
2.7.2 串行进位加法器
2.7.3 超前进位加法器
2.8 组合逻辑电路的设计方法
2.8.1 用SSI的组合逻辑电路的设计
2.8.2 用MSI的组合逻辑电路的设计
2.9 组合逻辑电路的竞争冒险
2.9.1 竞争冒险
2.9.2 竞争冒险的判断
2.9.3 消除竞争冒险的方法
小结
思考题与习题

第3章 时序逻辑基础
3.1 基本R-S触发器
3.1.1 由与非门构成的基本R-S触发器
3.1.2 触发器的功能描述方法
3.1.3 由或非门构成的基本R-S触发器
3.2 电位触发方式的触发器
3.2.1 电位触发式R-S触发器
3.2.2 电位触发式D触发器
3.2.3 电位触发式J-K触发器
3.2.4 电位触发式T触发器
3.2.5 电位触发式T触发器
3.3 主从触发方式的触发器
3.3.1 主从R-S触发器
3.3.2 主从J-K触发器
3.3.3 主从触发器的工作特点
3.4 边沿触发方式的触发器
3.4.1 利用传输延迟的边沿触发器
3.4.2 维持一阻塞D触发器
3.5 触发器逻辑功能的转换
3.5.1 由D触发器到其他功能触发器的转换
3.5.2 从J-K触发器到其他功能触发器的转换
3.6 触发器的选用和参数
3.6.1 逻辑功能的选择
3.6.2 触发方式的选择
3.6.3 触发器的参数
小结
思考题与习题

第4章 同步时序电路
4.1 时序电路的结构与描述方法
4.1.1 时序电路的一般结构
4.1.2 同步时序电路的描述方法
4.2 同步时序电路的分析
4.2.1 同步时序电路的分析步骤
4.2.2 举例说明
4.3 寄存器
4.3.1 数码寄存器
4.3.2 移位寄存器
4.4 同步计数器
4.4.1 同步二进制计数器
4.4.2 同步十进制计数器
4.5 同步时序电路的设计方法
4.5.1 建立原始状态图和原始状态表
4.5.2 状态简化
4.5.3 状态分配
4.5.4 确定激励函数和输出函数
4.5.5 画逻辑图
4.6 同步时序电路的设计举例
4.6.1 用SSI设计同步时序电路的举例
4.6.2 用MSI设计同步时序电路的举例
小结
思考题与习题

第5章 异步时序电路
5.1 脉冲异步时序电路的分析
5.1.1 脉冲异步时序电路的特点
5.1.2 分析步骤
5.1.3 分析实例
5.2 脉冲异步时序电路的设计
5.2.1 设计脉冲异步时序电路的注意点
5.2.2 设计步骤
5.2.3 设计举例
5.3 电位异步时序电路的分析
5.3.1 电位异步时序电路的特点
5.3.2 电位异步时序电路的分析步骤
5.3.3 分析举例
5.4 电位异步时序电路的设计
5.4.1 设计步骤
5.4.2 设计举例
5.5 异步时序电路中的竞争与冒险
5.5.1 竞争现象
5.5.2 非临界竞争、临界竞争和时序冒险
5.5.3 时序冒险的消除
小结
思考题与习题

第6章 存储器和可编程逻辑器件
6.1 MOS门电路
6.1.1 NMOS反相器和.PMOS反相器
6.1.2 CMOS门电路
6.2 只读存储器(ROM)
6.2.1 ROM的逻辑结构与存储容量
6.2.2 掩膜式只读存储器MROM
6.2.3 可编程只读存储器PROM
6.2.4 可擦除可编程只读存储器EPROM
6.2.5 电可擦除可编程只读存储器EPROM
6.2.6 采用ROM的逻辑设计
6.3 随机存储器(RAM)
6.3.1 RAM的组成
6.3.2 随机存储器的分类
6.3.3 静态随机存储器(SRAM)
6.3.4 动态随机存储器(DRAM)
6.3.5 半导体存储器的容量扩展
6.4 可编程逻辑器件PLD概述
6.4.1 PLD的结构
6.4.2 PLD逻辑表示法
6.5 可编程阵列逻辑(PAL)
6.5.1 组合输出型
6.5.2 时序输出型
6.5.3 PAL的逻辑设计
6.6 通用阵列逻辑(GAL)
6.6.1 GAL的逻辑结构
6.6.2 输出逻辑宏单元OLMC
6.6.3 结构控制字
6.6.4 OLMC的工作模式
6.6.5 行地址布局
6.6.6 开发工具
6.6.7 应用GAL芯片的设计过程
6.7 现场可编程门阵列FPGA
6.7.1 FPGA的特点
6.7.2 基于查找表的FPGA结构
6.7.3 XilinxFPGA的结构
6.7.4 XilinxFPGA的配置(Configuration)
6.7.5 CycloneFPGA的结构
6.7.6 CycloneFPGA的配置简介
小结
思考题和习题

第7章 数字系统设计
7.1 数字系统概述
7.1.1 数字系统的基本概念
7.1.2 数字系统的发展简史
7.2 数字系统设计的基本概念
7.2.1 数字系统设计的描述方法
7.2.2 数字系统的设计过程
7.2.3 数字系统的设计方法
7.2.4 数字系统的验证
7.2.5 数字系统的测试
7.3 数字系统设计的基本知识
7.3.1 数字系统的算法流程图
7.3.2 寄存器传输语言
7.3.3 算法状态机图
7.3.4 硬件描述语言(HDL)
7.4 基于标准逻辑部件的数字系统设计
7.4.1 基于标准IC模块的数字系统设计
7.4.2 基于通用微处理器的数字系统设计
7.4.3 基于DSP的数字系统设计
7.5 基于可编程逻辑器件的数字系统设计
7.5.1 编程环境
7.5.2 设计流程图
7.5.3 基于逻辑原理图输入方式的设计
7.5.4 基于VHDL输入方式的设计
小结
思考题与习题

第8章 建模与仿真
8.1 建模与仿真的基本知识
8.1.1 模型与模型方法
8.1.2 建模活动
8.1.3 系统
8.1.4 物理模型和数学模型
8.1.5 仿真
8.1.6 计算机仿真
8.2 数字系统建模
8.2.1 数字系统的模型
8.2.2 逻辑级的功能模型
8.2.3 寄存器级的功能模型
8.2.4 寄存器级的行为模型
8.2.5 寄存器级的内部模型
8.2.6 结构模型
8.2.7 模型的层次
8.3 数字系统仿真
8.3.1 仿真概念
8.3.2 仿真分类
8.4 逻辑仿真
8.4.1 逻辑仿真原理
8.4.2 逻辑仿真分类
8.4.3 编译法
8.4.4 表驱动法
8.5 高层次仿真
8.5.1 VHDL仿真过程
8.5.2 VHDL的内部模型
8.5.3 VHDL仿真算法
8.6 仿真软件ModelSim应用
8.6.1 仿真软件ModelSim的特点
8.6.2 软件ModelSim的主要窗口
8.6.3 仿真实例
小结
思考题与习题

第9章 故障测试与诊断
9.1 概述
9.2 故障模型
9.2.1 固定型故障
9.2.2 桥接故障
9.2.3 暂态故障
9.2.4 时滞故障
9.3 逻辑函数的异或表示形式
9.3.1 定义式与常用公式
9.3.2 逻辑函数的异或表达式
9.3.3 展开定理
9.4 故障等价与故障压缩
9.4.1 故障等价
9.4.2 故障支配
9.4.3 故障压缩
9.5 组合逻辑电路的测试及其生成算法
9.5.1 基本术语
9.5.2 路径敏化法
9.5.3 D算法
9.5.4 PODEM算法
9.6 时序逻辑电路的测试及其生成算法
9.6.1 时序逻辑电路的特点
9.6.2 时序逻辑电路测试中的特殊问题
9.6.3 有关时序逻辑电路的一些定义
9.6.4 同步时序逻辑电路的测试方法
9.7 存储器的测试
9.7.1 随机存储器的故障模型
9.7.2 周边电路的测试
9.7.3 存储器的测试内容
9.7.4 存储器的测试算法与测试方法
9.8 PLA的测试
9.8.1 PLA的结构特点
9.8.2 PLA故障的特殊性
9.8.3 PLA的测试生成算法与可测性设计简介
小结
思考题与习题
参考文献

—  没有更多了  —

以下为对购买帮助不大的评价

此功能需要访问孔网APP才能使用
暂时不用
打开孔网APP