数字系统与微处理器 潘曦,闫建华,郑建君 北京理工大学出版社
正版保障 假一赔十 可开发票
¥
40.54
6.9折
¥
59
全新
库存5件
作者潘曦、闫建华、郑建君 著
出版社北京理工大学出版社
出版时间2018-07
版次1
装帧平装
货号1201900450
上书时间2024-12-14
商品详情
- 品相描述:全新
图书标准信息
-
作者
潘曦、闫建华、郑建君 著
-
出版社
北京理工大学出版社
-
出版时间
2018-07
-
版次
1
-
ISBN
9787568258968
-
定价
59.00元
-
装帧
平装
-
开本
16开
-
纸张
胶版纸
-
页数
344页
-
字数
518千字
-
正文语种
简体中文
-
丛书
普通高等教育“十三五”规划教材;卓越工程师培养计划系列教材
- 【内容简介】
-
《数字系统与微处理器/普通高等教育“十三五”规划教材》以基于硬件编程语言的数字系统设计和微处理器软核设计为主线,全书内容分为两大部分:数字系统和微处理器。前四章主要是基于VerilogHDL硬件描述语言的数字电路设计相关内容;后四章主要涉及微处理器的体系结构和两种基于FPGA的微处理器软核的设计和应用。《数字系统与微处理器/普通高等教育“十三五”规划教材》突出介绍基于FPGA的数字系统与微处理器软核的SoPC设计方法与技术,并建立起数字系统与微处理器的桥梁。《数字系统与微处理器/普通高等教育“十三五”规划教材》涉及众多实际工程中设计和实践中的实例,结合了FPGA技术的新发展及设计中的具体问题,适用于学习高级数字系统设计课程的高年级本科生和研究生,以及想通过实例学习v。rilogHDL并对微处理器软核设计感兴趣的专业工程师。
- 【目录】
-
章 数字设计基础
1.1 数字设计简介
1.1.1 模拟系统和数字系统
1.1.2 微处理器与微控制器
1.1.3 可编程逻辑器件
1.1.4 集成电路与片上系统
1.1.5 sopc系统
1.2 数制和编码
1.2.1 十进制和非十进制
1.2.2 二进制数字系统
1.2.3 bcd码
1.2.4 ascii码
1.2.5 格雷码
1.2.6 数据编码
1.3 数字电路
1.3.1 基本逻辑门电路
1.3.2 组合逻辑电路
1.3.3 组合逻辑电路中的竞争冒险现象
1.3.4 时序逻辑电路
1.3.5 cmos逻辑
1.4 数字系统的设计方法及流程
1.4.1 层次化设计流程
1.4.2 层次化设计的优缺点
1.5 思题
第2章 硬件描述语言
2.1 硬件描述语言简介
2.2 verilog hdl基本程序结构
2.2.1 模块
2.2.2 模块实例引用
2.3 verilog hdl语言基础
2.3.1 标识符
2.3.2 常量
2.3.3 变量及数据类型
2.3.4 运算符和表达式
2.3.5 过程结构
2.3.6 控制结构
2.3.7 语句块
2.4 系统的描述方法
2.4.1 结构级描述
2.4.2 行为级描述
2.5 设计综合与验证
2.5.1 设计综合
2.5.2 设计验证
2.6 思题
第3章 组合逻辑设计
3.1 用verilog hdl实现基本逻辑门电路
3.2 用verilog hdl实现组合逻辑
3.2.1
3.2.2 译码器
3.2.3 多路选择器
……
第4章 时序逻辑设计
第5章 fpga体系及lp核
第6章 微处理器体系结构及关键技术
第7章 microblaze处理器的结构与应用
第8章 niosⅱ处理器的结构与应用
附录 averiloghdl(ieee1364-2005)关键字列表
参文献
点击展开
点击收起
— 没有更多了 —
以下为对购买帮助不大的评价