CPLD技术及其应用
¥
4.03
1.6折
¥
25
八五品
仅1件
作者宋万杰 著
出版社西安电子科技大学出版社
出版时间1999-09
版次1
装帧平装
货号1-B18-5-3
上书时间2024-12-25
商品详情
- 品相描述:八五品
图书标准信息
-
作者
宋万杰 著
-
出版社
西安电子科技大学出版社
-
出版时间
1999-09
-
版次
1
-
ISBN
9787560607696
-
定价
25.00元
-
装帧
平装
-
开本
16开
-
纸张
胶版纸
-
页数
276页
-
字数
421千字
-
正文语种
简体中文
- 【内容简介】
-
《CPLD技术及其应用》结合众多的工程设计实例,由浅入深,改变了以往电路设计类书籍与实际脱节的现象。大量的图例说明,使得《CPLD技术及其应用》不仅适合于有一定基础的电子工程设计人员,而且也适合于相关专业大学生阅读使用,对于初学者更有极大的帮助。
CPLD是最新型的可编程逻辑器件,几乎可适用于所有的门阵列和各种规模的数字集成电路,它的诸多特点使其特别适合于产品的样品开发与小批量生产。《CPLD技术及其应用》正是以全球最大的可编程逻辑器件供应商——Altera公司的MAX+PLUSⅡ为工具,详尽地剖析了其FLEX10K等系列的结构、功能及开发应用。在基础篇中,通过一个完整的实例介绍,以使读者能够尽快了解MAX+PLUSⅡ的软件安装、设计输入、项目编译、优化以及硬件编程在线调试等功能,并且能够开发出相对简单的产品。在提高篇中,对电子电路设计过程中出现的许多问题,例如:如何提高设计效率,如何提高系统设计速度等作了更深入的探讨。同时,《CPLD技术及其应用》还对Altera硬件描述语言AHDL的基本构造以及如何在设计中应用AHDL编制出精炼的程序都作了大量的实例介绍,以期帮助电子设计人员从繁琐的传统电路设计、调试中解脱出来。
- 【目录】
-
第一部分基础篇
第1章PLD概述
1.1可编程逻辑器件的发展历程
1.2ASIC、FPGA/CPLD技术
1.2.1ASICCAD技术
1.2.2FPGA/CPLDCAD技术
1.2.3ASIC与FPGA/CPLD进行电路设计的一般流程
1.3PLD厂商及产品介绍
1.3.1Xilinx公司及其产品简介
1.3.2Altera公司的CPLD
第2章Altera产品概述
2.1可编程逻辑与ASIC
2.2AlteraPLD的优点
2.2.1高性能
2.2.2高集成度
2.2.3价格合理
2.2.4使用MAX+PLUSⅡ软件开发周期较短
2.2.5Altera器件的优化宏函数
2.3Altera的系列产品
2.3.1FLEX10K系列
2.3.2FLEX8000系列
2.3.3FLEX6000系列
2.3.4MAX9000系列
2.3.5MAX7000系列
2.3.6MAX5000系列
2.3.7Classic系列
2.4MAX+PLUSⅡ开发工具
2.4.1MAX+PLUSⅡ设计流图
2.4.2使用各种平台和其它EDA工具
2.5结论
第3章FLEX10K系列器件的技术规范
3.1概述
3.2特点
3.3功能描述
3.3.1FLEX10K的EAB
3.3.2逻辑单元(LE)
3.3.3逻辑阵列块(LAB)
3.3.4FastTrack连接
3.3.5I/O单元(IOE)
3.3.6时钟锁定和时钟自举
3.3.7输出配置
3.3.8JTAG边界扫描
3.3.9一般性测试
3.3.10定时模型
3.4FLEX10KE器件系列简介
3.5器件输出引脚
第4章FLEX6000系列器件简介
4.1OptiFLEX结构
4.2FLEX6000系列器件的特点
4.3概述
4.4功能描述
4.4.1逻辑阵列块(LAB)
4.4.2逻辑单元(LE)
4.4.3FastTrack连接
4.4.4I/O单元(IOE)
4.5输出配置
4.5.1摆率控制
4.5.2多电压I/O接口
4.6JTAG边界扫描
4.7定时模型
第5章MAX7000系列器件可编程逻辑的技术规范
5.1MAX7000系列器件的结构和性能
5.1.1特点
5.1.2概述
5.1.3功能描述
5.1.4在线编程
5.1.5可编程速度/功率控制
5.1.6输出配置
5.1.7器件编程
5.1.8JTAG边界扫描
5.1.9设计加密
5.1.10一般性测试
5.1.11QFP运载架和开发插座
5.2MAX7000A可编程逻辑器件
5.2.1特点
5.2.2概述
5.2.3功能描述
5.2.4在线编程
5.2.5可编程速度/功率控制
5.2.6输出配置
5.2.7器件编程
5.2.8JTAG边界扫描
5.2.9设计加密
5.2.10一般性测试
5.3定时模型
5.4MAX7000系列器件的引脚输出
第6章Altera器件的边界扫描测试
6.1引言
6.2IEEE1149.1BST的结构
6.3边界扫描寄存器
6.3.1I/O引脚
6.3.2专用输入
6.3.3专用时钟引脚(仅适用于FLEX10K)
6.3.4专用配置引脚(全部FLEX器件)
6.4JTAGBST操作控制
6.5JTAGBST电路的使能
6.6JTAG边界扫描测试原则
6.7边界扫描描述语言(BSDL)
6.8结束语
第7章MAX+PLUSⅡ入门
7.1概述
7.2MAX+PLUSⅡ的安装
7.2.1推荐的系统配置
7.2.2MAX+PLUSⅡ的安装
7.3MAX+PLUSⅡ的设计过程
7.3.1设计输入
7.3.2设计处理
7.3.3设计校验
7.3.4器件编程
7.3.5联机求助
7.3.6软件维护协议
7.3.7MAX+PLUSⅡ软件的流程
7.4逻辑设计的输入方法
7.4.1建立一个图形设计文件
7.4.2文本设计输入方法
7.4.3创建顶层图形设计文件
7.4.4层次显示
7.5设计项目的编译
7.5.1打开编译器窗口准备编译
7.5.2编译器的选项设置
7.5.3运行编辑器
7.5.4在底层编辑器中观察试配结果
7.5.5引脚锁定
7.6设计项目的模拟仿真
7.7定时分析
7.8器件编程
第二部分提高篇
第8章几种提高电路设计效率的方法
第9章提高系统运行速度的方法
第10章MAX+PLUSⅡ仿真原理
第11章硬件描述语言AHDL
第12章AlteraFLEX10K系列器件的配置与下载
第13章工程设计中Altera器件的工作条件和应注意的问题
附录Altera器件选择指南
参考文献
点击展开
点击收起
— 没有更多了 —
以下为对购买帮助不大的评价