高等院校计算机教材系列:数字电路与逻辑设计
有笔记。
¥
0.5
八五品
仅1件
作者胡全连 著;胡全连 编
出版社机械工业出版社
出版时间2012-08
版次1
装帧平装
货号600
上书时间2024-08-19
商品详情
- 品相描述:八五品
图书标准信息
-
作者
胡全连 著;胡全连 编
-
出版社
机械工业出版社
-
出版时间
2012-08
-
版次
1
-
ISBN
9787111384373
-
定价
29.00元
-
装帧
平装
-
开本
16开
-
纸张
胶版纸
-
页数
232页
-
丛书
高等院校计算机教材
- 【内容简介】
-
《高等院校计算机教材系列:数字电路与逻辑设计》覆盖了数字电子技术的全部基础内容,系统地介绍了数字电路的分析与设计理论。本书主要内容有:数字系统基础知识、逻辑代数基础、组合逻辑电路、时序逻辑电路、半导体存储器、可编程逻辑器件、脉冲单元电路、模数及数模转换、VerilogHDL语言及其编程应用。
《高等院校计算机教材系列:数字电路与逻辑设计》可作为高等学校计算机及电气信息类各专业的教科书,也可供相关工程技术人员参考。
- 【目录】
-
前言
教学建议
第1章绪论
1.1概述
1.1.1数字信号与数字电路
1.1.2典型数字系统——数字电子计算机
1.2数制及其转换
1.2.1进位记数制
1.2.2数制间的相互转换
1.3带符号数的代码表示
1.3.1真值与机器码
1.3.2机器码的运算
1.4几种常用的代码
1.4.1二-十进制编码
1.4.2可靠性编码
1.4.3字符编码
本章小结
习题一
第2章逻辑代数基础
2.1逻辑代数的基本概念
2.1.1逻辑变量
2.1.2逻辑运算
2.1.3逻辑函数
2.2逻辑代数中的公理、定理及重要规则
2.2.1逻辑公理
2.2.2逻辑定理
2.2.3重要规则
2.3逻辑函数的表示方法
2.3.1真值表
2.3.2逻辑表达式
2.3.3逻辑电路图
2.3.4时序图
2.3.5卡诺图
2.4逻辑函数的化简
2.4.1代数化简法
2.4.2卡诺图化简法
2.4.3列表化简法
2.4.4逻辑函数化简的实际问题
本章小结
习题二
第3章组合逻辑电路
3.1概述
3.2集成逻辑门
3.2.1门电路逻辑符号及其外部特性
3.2.2TTL逻辑门
3.2.3CMOS逻辑门
3.2.4用VerilogHDL描述逻辑门电路
3.3组合逻辑电路的分析
3.3.1组合逻辑电路分析方法和分析步骤
3.3.2组合逻辑电路分析举例
3.4组合逻辑电路的设计
3.4.1组合逻辑电路的逻辑门实现
3.4.2组合逻辑电路的设计步骤
3.4.3组合逻辑电路的设计举例
3.5常用集成组合逻辑芯片及其应用
3.5.1并行加法器
3.5.2编码器与译码器
3.5.3数据选择器和数据分配器
3.5.4数值比较器
3.5.5奇偶校验器
3.5.6用VerilogHDL描述组合逻辑电路
3.6组合逻辑电路的竞争与冒险
3.6.1竞争与冒险
3.6.2冒险的判断
3.6.3冒险的消除
本章小结
习题三
第4章时序逻辑电路
4.1概述
4.1.1时序逻辑电路的结构
4.1.2时序逻辑电路的分类
4.1.3时序逻辑电路的描述方法
4.2触发器
4.2.1触发器的基本概念
4.2.2基本R-S触发器
4.2.3时钟控制的触发器
4.2.4不同类型触发器间的相互转换
4.2.5用VerilogHDL描述触发器
4.3同步时序逻辑电路
4.3.1同步时序逻辑电路分析
4.3.2同步时序逻辑电路设计
4.4脉冲异步时序逻辑电路
4.4.1脉冲异步时序逻辑电路分析
4.4.2脉冲异步时序逻辑电路设计
4.5常用集成时序逻辑芯片及其应用
4.5.1计数器
4.5.2寄存器
4.5.3用VerilogHDL描述时序逻辑电路
本章小结
习题四
第5章半导体存储器
5.1概述
5.1.1半导体存储器的特点与应用
5.1.2半导体存储器的分类
5.1.3半导体存储器的主要技术指标
5.2随机存取存储器件(RAM)
5.2.1RAM结构
5.2.2RAM存储单元
5.2.3RAM集成片简介
5.2.4RAM存储容量的扩展
5.3只读存储器件(ROM)
5.3.1固定ROM
5.3.2可编程ROM(PROM)
5.3.3可擦除可编程ROM(EPROM)和电可擦可编程ROM(EEPROM)
5.3.4用ROM实现组合逻辑函数
本章小结
习题五
第6章可编程逻辑器件
6.1概述
6.2可编程逻辑阵列(PLA)器件与可编程阵列逻辑(PAL)器件
6.2.1可编程逻辑阵列器件
6.2.2可编程阵列逻辑器件
6.3通用逻辑阵列(GAL)器件
6.3.1GAL器件的基本类型
6.3.2PAL型GAL器件
6.3.3PLA型GAL器件
6.3.4GAL器件的应用
6.4复杂可编程逻辑器件(CPLD)
6.4.1CPLD的基本结构
6.4.2CPLD的分区阵列结构
6.4.3典型器件及应用举例
6.5现场可编程逻辑(FPGA)器件
6.5.1FPGA器件基本结构及特征
6.5.2FPGA器件和CPLD的对比
6.5.3FPGA的应用举例
本章小结
习题六
第7章脉冲单元电路
7.1脉冲信号与脉冲电路
7.1.1脉冲信号
7.1.2脉冲电路
7.2集成门构成的脉冲单元电路
7.2.1施密特触发器
7.2.2单稳态触发器
7.2.3多谐振荡器
7.3555定时器及其应用
7.3.1555定时器的电路结构
7.3.2用555定时器构成施密特触发器
7.3.3用555定时器构成单稳态触发器
7.3.4用555定时器构成多谐振荡器
本章小结
习题七
第8章模数及数模转换
8.1概述
8.2D/A转换器
8.2.1权电阻网络D/A转换器
8.2.2倒T型电阻网络D/A转换器
8.2.3权电流型D/A转换器
8.2.4D/A转换器的主要技术指标
8.3A/D转换器
8.3.1A/D转换的基本原理
8.3.2A/D转换器的主要电路形式
8.3.3A/D转换器的主要技术指标
本章小结
习题八
附录硬件描述语言——VerilogHDL语言
参考文献
点击展开
点击收起
— 没有更多了 —
以下为对购买帮助不大的评价