数字逻辑基础与Verilog硬件描述语言贾熹滨王秀娟魏坚华清华大学出版社9787302290971
二手书,此书是一本无赠品和附件,套装不全,购买套装请联系客服
¥
5
1.6折
¥
31
八五品
库存217件
作者贾熹滨、王秀娟、魏坚华 著
出版社清华大学出版社
出版时间2012-08
版次1
装帧平装
货号9787302290971
上书时间2024-12-19
商品详情
- 品相描述:八五品
- 商品描述
-
书名:数字逻辑基础与硬件描述语言
图书标准信息
-
作者
贾熹滨、王秀娟、魏坚华 著
-
出版社
清华大学出版社
-
出版时间
2012-08
-
版次
1
-
ISBN
9787302290971
-
定价
31.00元
-
装帧
平装
-
开本
16开
-
纸张
胶版纸
-
页数
289页
-
字数
435千字
-
正文语种
简体中文
-
丛书
高等院校信息技术规划教材
- 【内容简介】
-
《高等院校信息技术规划教材:数字逻辑基础与Verilog硬件描述语言》在介绍数字逻辑基本概念和知识基础上,系统介绍逻辑电路的分析和设计方法,特别结合现代数字系统设计技术的发展,介绍基于硬件描述语言VerilogHDL的逻辑电路建模方法,并给出了所举实例代码及仿真结果。
全书内容分为3部分:第1-3章介绍数字逻辑的理论基础,包括数制、码制、逻辑代数基础以及硬件描述语言基础等:第4章介绍组合电路的分析方法、常用逻辑功能电路的VerrlogHDL建模方法以及典型功能模块的应用;第5-8章在分析锁存器/触发器工作原理和逻辑特性基础上,介绍同步时序电路的分析方法,分别讨论了典型和一般同步时序电路的VerilogHDL建模方法,并介绍了典型同步时序模块的应用方法。
《高等院校信息技术规划教材:数字逻辑基础与Verilog硬件描述语言》可作为计算机、物联网、自动控制、电子信息等专业的本科生教材,也可作为数字系统设计相关技术人员学习VerilogHDL建模方法的参考书。
- 【目录】
-
第1章信息表示
1.1数制
1.1.1基本概念
1.1.2常用数制的表示
1.2不同数制间的转换
1.2.1其他进制数转换为十进制数
1.2.2十进制数转换为其他进制数
1.2.3二、八、十六进制数间的转换
1.3带符号二进制数的表示
1.3.1真值与机器数
1.3.2定点数与浮点数
1.3.3原码
1.3.4反码
1.3.5补码
1.3.6真值、原码、反码、补码之间的关系
1.4编码
1.4.1数值数据编码
1.4.2非数值数据编码
本章小结
思考题1
习题1
第2章逻辑代数基础
2.1概述
2.2逻辑代数中的基本概念
2.3逻辑代数的基本运算
2.3.1与运算
2.3.2或运算
2.3.3非运算
2.4逻辑代数的基本定理及规则
2.4.1逻辑代数的基本公理
2.4.2逻辑代数的基本定理
2.4.3逻辑代数的3个基本规则
2.5逻辑函数的性质
2.5.1复合逻辑
2.5.2逻辑函数的基本表达式
2.5.3逻辑函数的标准表达式
2.6逻辑函数的化简
2.6.1逻辑函数的代数化简法
2.6.2逻辑函数的卡诺图化简法
2.6.3具有无关项的逻辑函数及其化简
本章小结
思考题2
习题2
第3章硬件描述语言(VerilogHDL)基础
3.1概述
3.1.1发展历程
3.1.2VerilogHDL的特点
3.1.3VerilogHDL模块化设计理念
3.2VerilogHDL基础知识
3.2.1VerilogHDL模块结构
3.2.2VerilogHDL中的词法表示
3.2.3VerilogHDL的数据类型
3.2.4VerilogHDL的运算符
3.3VerilogHDL模块的3种建模方式
3.3.1VerilogHDL模块的结构描述方式
3.3.2VerilogHDL模块的数据流描述方式
3.3.3VerilogHDL模块的行为描述方式
本章小结
思考题3
习题3
第4章组合电路的逻辑分析与设计
第5章锁存器与触发器
第6章时序电路概要和同步时序电路分析
第7章典型同步时序电路的设计与应用
第8章一般同步时序电路的设计
附录A基于Quartus环境和VerilogHDL的电路设计与仿真实例
参考文献
点击展开
点击收起
— 没有更多了 —
以下为对购买帮助不大的评价