• FPGA、CPLD设计工具:Xilinx ISE 5.x使用详解
  • FPGA、CPLD设计工具:Xilinx ISE 5.x使用详解
  • FPGA、CPLD设计工具:Xilinx ISE 5.x使用详解
21年品牌 40万+商家 超1.5亿件商品

FPGA、CPLD设计工具:Xilinx ISE 5.x使用详解

书页有破损

8.73 1.9折 45 八品

仅1件

内蒙古包头
认证卖家担保交易快速发货售后保障

作者EDA先锋工作室 编

出版社人民邮电出版社

出版时间2003-06

版次1

装帧平装

货号0422

上书时间2024-07-03

二子书店

四年老店
已实名 进店 收藏店铺

   商品详情   

品相描述:八品
图书标准信息
  • 作者 EDA先锋工作室 编
  • 出版社 人民邮电出版社
  • 出版时间 2003-06
  • 版次 1
  • ISBN 9787115112668
  • 定价 45.00元
  • 装帧 平装
  • 开本 其他
  • 纸张 胶版纸
  • 页数 372页
  • 字数 585千字
  • 正文语种 简体中文
【内容简介】
  《FPGA/CPLD设计工具:XilinxISE5.x使用》以FPGA/CPLD设计流程为主线,阐述了如何合理利用ISE设计平台集成的各种设计工具,高效地完成FPGA/CPLD的设计方法与技巧。全书在介绍FPGA/CPLD概念和设计流程的基础上,依次论述工程管理与设计输入、仿真、综合、约束、实现与布局布线、配置调试等主要设计步骤在ISE集成环境中的实现方法与技巧。
  《FPGA/CPLD设计工具:XilinxISE5.x使用》立足工程实践,结合作者多年工作经验,选用大量典型实例,并配有一定数量的练习题。《FPGA/CPLD设计工具:XilinxISE5.x使用》配套光盘收录了所有实例的完整工程目录、源代码、详细操作步骤和使用说明,利于读者边学边练,提高实际应用能力。
  《FPGA/CPLD设计工具:XilinxISE5.x使用》可作为高等院校通信工程、电子工程、计算机、微电子与半导体学等专业的教材,也可作为硬件工程师和IC工程师的实用工具书。
【目录】
第1章ISE系统简介
1.1FPGA/CPLD简介
1.1.1FPGA/CPLD的基本原理
1.1.2FPGA/CPLD的特点
1.2FPGA/CPLD的设计流程
1.3ISE系列产品的新特点
1.3.1特点综述
1.3.2ISE5.x的新增特性
1.4ISE5.x支持的器件
1.5ISE5.x的系统配置与安装
1.5.1推荐的系统配置
1.5.2ISE5.x的安装
1.6ISE5.x的集成工具及其基本功能
1.7常用专有名词解释
1.8小结
1.9问题与思考

第2章工程管理器与设计输入工具
2.1ISE工程管理器──ProjectNavigator
2.1.1ProjectNavigator综述
2.1.2ProjectNavigator的用户界面
2.1.3使用ProjectNavigator创建并管理工程
2.2HDL语言的输入工具──HDLEditor
2.2.1HDLEditor综述
2.2.2源代码输入的好助手──LanguageTemplates
2.3状态机输入工具──StateCAD
2.3.1StateCAD综述
2.3.2StateCAD的用户界面
2.3.3使用StateCAD设计状态机
2.4原理图输入工具──ECS
2.4.1ECS综述
2.4.2ECS的用户界面
2.4.3使用ECS完成原理图输入设计
2.4.4使用ECS进行混合设计的方法
2.5IP核生成工具──COREGenerator
2.5.1COREGenerator综述
2.5.2COREGenerator的用户界面
2.5.3使用COREGenerator生成IP核的方法与技巧
2.6测试激励生成器──HDLBencher
2.6.1HDLBencher综述
2.6.2使用HDLBencher生成测试激励
2.7设计结构向导──ArchitectureWizard
2.7.1ArchitectureWizard综述
2.7.2ArchitectureWizard使用方法
2.8小结
2.9问题与思考

第3章ModelSim仿真工具
3.1ModelSim的用户接口
3.2ModelSim仿真窗口综述
3.3仿真环境的建立
3.3.1仿真库的命名
3.3.2仿真库文件的手动建立
3.4一个简单的仿真示例
3.4.1在ModelSim环境下进行仿真
3.4.2在ISE集成环境中进行仿真
3.5混合VHDL/Verilog仿真
3.6ModelSim中的调试方法
3.7使用批处理方式进行仿真
3.8波形比较与WLF文件
3.8.1创建一个参考的数据集合
3.8.2修改源文件重新运行仿真
3.8.3进行波形比较
3.9SDF时序标注
3.10仿真中的代码覆盖率
3.11VCD文件
3.11.1创建VCD文件
3.11.2使用一个VCD文件重新进行仿真
3.12问题与思考

第4章ISE中集成的综合工具
4.1新兴的高效综合工具──Synplify/SynplifyPro
4.1.1Synplify/SynplifyPro的功能与特点
4.1.2SynplifyPro的用户界面
4.1.3SynplifyPro综合流程
4.1.4SynplifyPro的其他综合技巧
4.2Xilinx最早的合作伙伴──Synopsys综合工具
4.2.1设计流程
4.2.2FE综合优化过程
4.2.3FST操作说明
4.3Xilinx内嵌的综合工具──XST
4.3.1XST综述
4.3.2XST综合属性设置
4.3.3使用XST的综合流程
4.4全局时钟与第二全局时钟资源
4.4.1全局时钟资源简介
4.4.2常用的与全局时钟资源相关的Xilinx器件原语
4.4.3Xilinx全局时钟资源的使用方法
4.4.4使用Xilinx全局时钟资源的注意事项
4.4.5第二全局时钟资源
4.5小结
4.6问题与思考

第5章约束
第6章辅助设计工具
第7章XPower、iMPACT和ChipScopePro
第8章模块化设计方法
第9章融会贯通──“运动计时表”设计
点击展开 点击收起

—  没有更多了  —

以下为对购买帮助不大的评价

此功能需要访问孔网APP才能使用
暂时不用
打开孔网APP