• FPGA权威指南
  • FPGA权威指南
  • FPGA权威指南
  • FPGA权威指南
  • FPGA权威指南
21年品牌 40万+商家 超1.5亿件商品

FPGA权威指南

内页干净无字迹划线,实拍如图

120 九五品

仅1件

河南郑州
认证卖家担保交易快速发货售后保障

作者[英]马克斯菲尔德(Clive“Max”Maxfield) 著;杜生海 译

出版社人民邮电出版社

出版时间2012-01

版次1

装帧平装

货号8

上书时间2024-04-28

枫杨书屋

五年老店
已实名 已认证 进店 收藏店铺

   商品详情   

品相描述:九五品
图书标准信息
  • 作者 [英]马克斯菲尔德(Clive“Max”Maxfield) 著;杜生海 译
  • 出版社 人民邮电出版社
  • 出版时间 2012-01
  • 版次 1
  • ISBN 9787115267412
  • 定价 69.00元
  • 装帧 平装
  • 开本 16开
  • 纸张 胶版纸
  • 页数 320页
  • 字数 537千字
  • 正文语种 简体中文
  • 丛书 图灵电子与电气工程丛书
【内容简介】
《图灵电子与电气工程从书:FPGA权威指南》是目前最实用的FPGA类图书的精华集粹,全书共12章,内容涵盖FPGA设计基础知识以及FPGA设计全流程。本书重点突出,实用性强,所列实例均经过验证。
【作者简介】
Clive "Max" Maxfield 国际半导体设计界知名专家,TechBites公司(www.techbites.com)总裁,EE Times杂志Programmable Logic Designline栏目主编。他拥有英国谢菲尔德哈莱姆大学控制工程学学士学位,设计过从ASIC到PCB等多种产品,并钻研了电子设计自动化 (EDA)的大多数领域。Max喜欢技术写作,擅长用通俗易懂的语言阐述复杂的技术概念,在世界各地的杂志和会刊上发表了许多技术文章和论文,此外,他还 创作或与人合著了一些书籍,包括EDA: Where Electronics Begins和The Design Warrior’s Guide to FPGAs。
【目录】
第1章FPGA结构比较
1.1一点提醒
1.2一些背景信息
1.3反熔丝、SRAM与其他
1.3.1基于SRAM的器件
1.3.2基于SRAM器件的安全问题和解决方案
1.3.3基于反熔丝的器件
1.3.4基于EPROM的器件
1.3.5基于E2PROM/FLASH的器件
1.3.6FLASH-SRAM混合器件
1.3.7小结
1.4细粒度、中等粒度和粗粒度体系结构
1.5基于MUX与基于LUT的逻辑块
1.5.1基于MUX的体系结构
1.5.2基于LUT的体系结构
1.5.3基于MUX还是基于LUT
1.5.43、4、5或6输入LUT
1.5.5LUT、分布式RAM与移位寄存器
1.6CLB、LAB与slice
1.6.1Xilinx逻辑单元
1.6.2Altera逻辑部件
1.6.3slicing和dicing
1.6.4CLB和LAB
1.6.5分布式RAM和移位寄存器
1.7快速进位链
1.8嵌入式RAM
1.9嵌入式乘法器、加法器和MAC等
1.10嵌入式处理器核(硬核与软核)
1.10.1微处理器硬核
1.10.2微处理器软核
1.11时钟树和时间管理器
1.11.1时钟树
1.11.2时钟管理器
1.12通用I/O
1.12.1可配置I/O标准
1.12.2可配置I/O阻抗
1.12.3核电压与I/O电压
1.13吉比特收发器
1.14IP硬核、IP软核与IP固核
1.15系统门与实际门
1.16FPGA年龄

第2章设计技巧、原则与指导
2.1硬件描述语言
2.2自顶向下设计
2.2.1使用HDL
2.2.2书面设计规范
2.2.3分配资源
2.2.4设计划分
2.2.5设计灵活性与优化
2.2.6可重用性
2.2.7布局规划
2.2.8验证
2.2.9了解体系结构
2.3同步设计
2.3.1同步设计五原则
2.3.2竞争条件
2.3.3延迟相关逻辑
2.3.4保持时间违例
2.3.5毛刺
2.3.6门控时钟
2.3.7异步信号与亚稳态
2.3.8允许使用异步逻辑的情况
2.4浮动节点
2.5总线竞争
2.6独热状态编码
2.7可测性设计
2.8测试冗余逻辑
2.8.1什么是冗余逻辑
2.8.2怎样测试冗余逻辑
2.9初始化状态机
2.10可观测节点
2.11扫描技术
2.12内建自测试
2.13特征分析
2.14小结

第3章VHDL基础
3.1引言
3.2实体:模型接口
3.2.1实体定义
3.2.2端口
3.2.3通用属性语句
3.2.4常数
3.2.5实体举例
3.3构造体:模型行为
3.3.1构造体的基本定义
3.3.2构造体声明
3.3.3构造体语句
3.4进程:VHDL中的基本功能单元
3.5基本变量类型和操作符
3.5.1常数
3.5.2信号
3.5.3变量
3.5.4布尔操作符
3.5.5算术操作符
3.5.6比较操作符
3.5.7移位函数
3.5.8拼接
3.6判断与循环
3.6.1if-then-else语句
3.6.2case语句
3.6.3for语句
3.6.4while循环
3.6.5exit语句
3.6.6next语句
3.7层次化设计
3.7.1函数
3.7.2包
3.7.3元件
3.7.4过程
3.8调试模型
3.9基本数据类型
3.9.1基本类型
3.9.2数据类型:bit
3.9.3数据类型:Boolean
3.9.4数据类型:整数
3.9.5数据类型:字符型
3.9.6数据类型:实数
3.9.7数据类型:时间
3.10小结

第4章存储器建模
4.1存储器阵列
4.1.1Shelor方法
4.1.2VITAL_Memory包
4.2存储器功能建模
4.2.1使用行为模型方法
4.2.2使用VITAL2000方法
4.3VITAL_Memory路径延迟
4.4VITAL_Memory时序约束
4.5预加载存储器
4.5.1行为存储器预加载
4.5.2VITAL_Memory预加载
4.6其他类型存储器的建模
4.6.1同步静态RAM
4.6.2DRAM
4.6.3SDRAM
4.7小结

第5章同步状态机设计与分析
5.1引言
5.2时序状态机模型
……
第6章嵌入式处理器
第7章数字信号处理
第8章嵌入式音频处理基础
第9章嵌入式视频与图像处理基础
第10章利用Simulink中的框图设计流式FPGA应用
第11章梯形图与功能框图编程
第12章定时器
索引
点击展开 点击收起

—  没有更多了  —

以下为对购买帮助不大的评价

此功能需要访问孔网APP才能使用
暂时不用
打开孔网APP