• FPGA时序约束与分析
  • FPGA时序约束与分析
  • FPGA时序约束与分析
  • FPGA时序约束与分析
  • FPGA时序约束与分析
  • FPGA时序约束与分析
  • FPGA时序约束与分析
  • FPGA时序约束与分析
21年品牌 40万+商家 超1.5亿件商品

FPGA时序约束与分析

18 2.6折 69 九品

库存2件

安徽宣城
认证卖家担保交易快速发货售后保障

作者吴厚航

出版社清华大学出版社

出版时间2022-01

版次1

装帧其他

货号Q一106

上书时间2024-07-19

幽兰书店

五年老店
已实名 已认证 进店 收藏店铺

   商品详情   

品相描述:九品
图书标准信息
  • 作者 吴厚航
  • 出版社 清华大学出版社
  • 出版时间 2022-01
  • 版次 1
  • ISBN 9787302597490
  • 定价 69.00元
  • 装帧 其他
  • 开本 16开
  • 纸张 胶版纸
  • 页数 180页
  • 字数 254千字
【内容简介】
《FPGA时序约束与分析》首先介绍时序约束相关的基本概念; 然后从时钟、建立时间和保持时间等概念入手,详细地阐述时序分析理论中的基本时序路径; 随后结合实际的约束语法,对主时钟约束、虚拟时钟约束、时钟特性约束、衍生时钟约束、I/O接口约束、多周期约束、虚假路径约束、**/小延时约束等进行详细的介绍,除基本理论与约束语法的解释说明外,还提供了丰富的语法使用实例、工具使用实例以及工程应用实例。 时序约束与分析是FPGA开发设计必须掌握的高级技能,通过本书基础理论与工程实例的结合,相信能够帮助广大的FPGA学习者快速掌握这项技能并学以致用。 《FPGA时序约束与分析》适合作为从事FPGA开发的工程师或研究人员的参考书籍,也可作为高等院校相关专业FPGA课程的教材。
【作者简介】
十五年FPGA开发经验, 将时序理论、时序工具、时序约束、时序分析,一网打尽!业界多位专家联袂推荐。
【目录】
第1章时序约束概述

1.1什么是时序约束

1.2为什么要做时序约束

1.3时序约束的基本路径

1.4时序约束的基本流程

1.5时序约束的主要方法

1.5.1使用GUI输入约束

1.5.2手动输入约束

1.6约束文件管理

第2章基本的时序路径

2.1时钟的基本概念

2.1.1时钟定义

2.1.2时钟偏差

2.2建立时间与保持时间

2.3寄存器到寄存器的时序路径分析

2.3.1数据路径和时钟路径

2.3.2数据到达路径和数据需求路径

2.3.3启动沿、锁存沿、建立时间关系和保持时间关系

2.3.4寄存器到寄存器路径分析

2.4引脚到寄存器的时序路径分析

2.4.1系统同步接口与源同步接口

2.4.2系统同步接口的路径分析

2.4.3源同步接口的路径分析

2.5寄存器到引脚的时序路径分析

2.5.1系统同步接口的路径分析

2.5.2源同步接口的路径分析

2.6引脚到引脚的时序路径分析

第3章主时钟与虚拟时钟约束

3.1主时钟约束

3.1.1主时钟约束语法

3.1.2识别设计时钟

3.2主时钟约束实例

实例3.1: 引脚输入的主时钟约束

实例3.2: 引脚输入的主时钟约束

实例3.3: 高速传输器输出的主时钟约束

实例3.4: 硬件原语输出的主时钟约束

实例3.5: 差分信号的主时钟约束

3.3主时钟约束分析

实例3.6: 使用GUI约束输入时钟引脚

实例3.7: Clocking Wizard IP主时钟自动约束

实例3.8: 查看主时钟时序路径的分析报告

实例3.9: 跨时钟域的时序分析

 

 

3.4虚拟时钟约束

3.5虚拟时钟约束实例

实例3.10: 系统同步接口pin2reg的虚拟时钟约束

实例3.11: 系统同步接口reg2pin的虚拟时钟约束

3.6时钟特性约束

3.6.1时钟抖动与不确定性约束语法

3.6.2时钟抖动

3.6.3时钟不确定性

3.7时钟抖动与不确定性约束实例

实例3.12: 使用GUI约束时钟抖动和不确定时间

实例3.13: 时钟抖动约束分析

实例3.14: 时钟不确定性约束分析

3.8时钟延时约束语法

3.9时钟延时约束实例

实例3.15: 查看FPGA内部时钟延时、时钟偏斜计算

实例3.16: 输入时钟的延时约束

第4章衍生时钟约束

4.1衍生时钟定义

4.1.1自动衍生时钟约束

4.1.2手动衍生时钟约束

4.2衍生时钟约束语法

4.3衍生时钟约束实例

实例4.1: 使用GUI约束衍生时钟

实例4.2: 2分频的衍生时钟

实例4.3: 4/3倍频的衍生时钟

第5章I/O接口约束

5.1输入接口约束语法

5.2输入接口约束实例

实例5.1: 以主时钟为同步时钟的输入引脚约束

实例5.2: 以虚拟时钟为同步时钟的输入引脚约束

实例5.3: 指定和小延时值的输入引脚约束

实例5.4: 参考时钟下降沿的输入引脚约束

实例5.5: 同时指定同步时钟和参考时钟的输入引脚约束

实例5.6: 多组参考组合的输入引脚约束

5.3输入接口约束分析

实例5.7: 图像传感器输入引脚约束

实例5.8: SPI接口的输入引脚约束

5.4输出接口约束语法

5.5输出接口约束实例

实例5.9: 以主时钟为同步时钟的输出引脚约束

实例5.10: 以虚拟时钟为同步时钟的输出引脚约束

实例5.11: 同时指定时钟上升沿和下降沿的输出引脚约束

5.6输出接口约束分析

实例5.12: VGA驱动输出引脚约束

实例5.13: SPI接口输出引脚约束

第6章时序例外约束

6.1为何要做时序例外约束

6.2时序例外约束分类

6.3时序约束的推荐顺序

第7章多周期约束

7.1多周期约束语法

7.2多周期约束实例

实例7.1: 同频同相时钟的多周期约束

实例7.2: 同频异相时钟的多周期约束

实例7.3: 慢时钟域到快时钟域的多周期约束

实例7.4: 快时钟域到慢时钟域的多周期约束

7.3多周期约束分析

实例7.5: 同频同相时钟的多周期约束

实例7.6: 快时钟到慢时钟的多周期约束

实例7.7: 慢时钟到快时钟的多周期约束

第8章虚假路径约束

8.1虚假路径约束语法

8.2虚假路径约束实例

实例8.1: 虚假路径约束的基本应用实例

实例8.2: 时序分析报告中虚假路径约束与查看

第9章/小延时约束

9.1/小延时约束语法

9.2/小延时约束实例

实例9.1: 跨时钟路径的/小延时约束

实例9.2: pin2pin路径的/小延时约束

参考文献
点击展开 点击收起

—  没有更多了  —

以下为对购买帮助不大的评价

此功能需要访问孔网APP才能使用
暂时不用
打开孔网APP