二手FPGA/ASIC高性能数字系统设计李洪革 编著电子工业出版社9787121120701
二手书,此书是一本无赠品和附件,套装不全,购买套装请联系客服
¥
14.4
4.0折
¥
36
八五品
仅1件
作者李洪革 著
出版社电子工业出版社
出版时间2011-01
版次1
装帧平装
货号9787121120701
上书时间2024-12-23
商品详情
- 品相描述:八五品
- 商品描述
-
书名:/高性能数字系统设计
图书标准信息
-
作者
李洪革 著
-
出版社
电子工业出版社
-
出版时间
2011-01
-
版次
1
-
ISBN
9787121120701
-
定价
36.00元
-
装帧
平装
-
开本
16开
-
纸张
胶版纸
-
页数
328页
-
字数
628千字
-
正文语种
简体中文
- 【内容简介】
-
《FPGA/ASIC高性能数字系统设计》是高性能数字集成系统设计的基础教材,作者从硬件描述语言VerilogHDL描述入手,重点阐述了高性能集成化数字电路的电路结构、面积优化、时序优化、速度优化、功耗优化和可重构设计等问题。《FPGA/ASIC高性能数字系统设计》还给出了复杂数字系统的两种实现方案FPGA/ASIC的具体实现方案。全书共分11章,主要包含复杂数字系统设计问题前瞻、VerilogHDL语言基础、电路结构优化、状态机及数据路径、时序/时钟域、低功耗、可重构设计及其具体FPGA/ASIC设计实现方法。《FPGA/ASIC高性能数字系统设计》通过大量设计实例讨论高性能设计思想和方法,同时,针对当前工业界人士的问题和需求,有的放矢地分析和解释了相关具体设计案例。
《FPGA/ASIC高性能数字系统设计》可作为普通高等院校、科研院所电子信息、通信工程、电气工程、计算机等相关专业的本科生和研究生教材,还可作为数字集成系统领域工程技术人员的参考书。
- 【目录】
-
第1章FPGAASIC设计方法概述
1.1电子系统发展历史
1.2高性能集成化设计
1.3数字集成化设计流程
1.4数字系统实现方法
1.5集成化设计发展趋势
1.6集成设计应用前景
习题
参考文献
第2章Verilog硬件描述语言
2.1基本概念
2.2VerilogHDL基本结构
2.3模块与声明
2.3.1模块命名
2.3.2信号命名
2.3.3端口声明
2.3.4变量声明
2.3.5‘include与’define
2.3.6代码编写规范
2.4数据类型与运算符
2.4.1数字声明
2.4.2数值逻辑
2.4.3常量数据类型
2.4.4数据类型
2.4.5运算符和表达式
2.5行为建模
2.5.1行为描述模块
2.5.2条件语句
2.5.3循环语句
2.5.4任务与函数
2.5.5混合设计模式
2.5.6测试激励
2.6Verilog-2001设计规则
2.7Verilog基本模块
2.7.1组合逻辑
2.7.2时序逻辑
2.8本章小结
习题
参考文献
第3章高性能电路设计
3.1电路面积缩减
3.1.1代码编写优化
3.1.2条件语句处理
3.1.3资源共享
3.1.4时序电路的优化
3.2高速电路设计
3.2.1树形结构化设计
3.2.2电路扇出
3.2.3基于信号传播速度的处理
3.2.4流水线设计
3.3模块接口设计
3.3.1数据流量
3.3.2模块间的协议传输
3.4复位信号与毛刺消除
3.4.1复位信号
3.4.2毛刺消除设计
习题
参考文献
第4章运算单元与结构
4.1数值计算
4.2加法器
4.2.1加法器
4.2.2超前进位加法器
4.2.3进位旁路加法器
4.2.4进位选择加法器
4.3乘法器
4.3.1阵列乘法器
4.3.2高速乘法器
4.4数字信号处理
4.4.1有限冲激响应滤波器
4.4.2无限冲激响应滤波器
4.4.3脉动阵列
4.5有限域GF(2n运算
4.5.1定义
4.5.2有限域多项式
习题
参考文献
第5章状态机与数据路径
5.1有限状态机
5.1.1基本概念
5.1.2状态机分类
5.1.3状态机描述方法
5.1.4状态机的编码风格
5.1.5可综合的FSM编码
5.1.6状态机的优化
5.1.7状态机容错和设计准则
5.2数据路径
5.2.1概述
5.2.2时间调度与分配
5.2.3数据路径设计实例
习题
参考文献
第6章时序与时钟
6.1时序电路
6.1.1基本概念
6.1.2稳态与亚稳态
6.1.3时钟信号
6.1.4时钟分布
6.1.5电路延时
6.2时钟域
6.2.1同步与异步
6.2.2异步电路通信
6.2.3多时钟域复位问题
习题
参考文献
第7章低功耗设计
7.1基本原理
7.1.1动态开关功耗
7.1.2短路功耗
7.1.3静态功率消耗
7.2低功耗设计方法
7.2.1系统级低功耗法
7.2.2算法级低功耗法
7.2.3结构级低功耗法
7.2.4电路级低功耗法
7.2.5泄漏功耗消减法
习题
参考文献
第8章FPGA与可重构计算
8.1可重构器件
8.1.1可重构器件现状
8.1.2可重构的分类
8.2可重构电路结构
8.2.1FPGA电路结构
8.2.2动态可重构系统
8.2.3专用可重构系统
参考文献
第9章数字系统设计实例
9.1AES加解密系统
9.1.1AES算法概述
9.1.2AES算法结构
9.1.3芯片内部电路系统架构
9.1.4芯片硬件描述语言设计
9.2通信基带系统
9.2.1无线通信系统
9.2.2RFID基带设计
参考文献
第10章FPGA设计方法
10.1新建工程
10.2新建代码
10.3代码仿真
10.4IPCore的使用
10.5逻辑综合
10.6配置实现
10.7分析、报告
10.8测试
参考文献
第11章ASIC设计方法
11.1ASIC定义及设计流程
11.2逻辑综合
11.2.1逻辑综合工具DesignCompiler介绍
11.2.2DC基本概念
11.2.3DC设计流程
11.3布局布线物理设计
11.3.1FloorPlan
11.3.2TimingSetup2
11.3.3Placement2
11.3.5CTS2
11.3.5Route
11.3.6DFM
11.4版图验证、修正
11.4.1版图验证
11.4.2后仿真
11.4.3流片
参考文献
点击展开
点击收起
— 没有更多了 —
以下为对购买帮助不大的评价