eda技术与应用项目化教程——verilog hdl版 电子、电工 新华正版
¥
19.3
3.4折
¥
56
八五品
仅1件
作者谭立新 主编;张平华
出版社上海交通大学出版社
出版时间2023-08
版次1
装帧其他
货号C47-32
上书时间2024-09-06
商品详情
- 品相描述:八五品
图书标准信息
-
作者
谭立新 主编;张平华
-
出版社
上海交通大学出版社
-
出版时间
2023-08
-
版次
1
-
ISBN
9787313280749
-
定价
56.00元
-
装帧
其他
-
开本
16开
-
页数
248页
-
字数
461千字
- 【内容简介】
-
《EDA技术与应用项目化教程——Verilog HDL版》为职业教育国家在线精品课程“电子设计自动化技术”的配套用书。本书以提高工程设计能力为目的,选择电子设计自动化典型案例为主要载体,通过“项目导向、任务驱动”模式编撰,深入浅出地对EDA技术及相关知识做了系统和完整的介绍。本书的开发软件选用国内应用广泛的QuartusⅡ,硬件描述语言选用Verilog HDL,依托三阶螺旋递进(初阶验证、进阶提高、高阶创新)设计思路组织相关项目。全书包括三人表决器设计、四位加法器设计、数字电子钟设计、声光警示器设计、交通灯控制器设计和数字温度计设计六个项目,每个项目从项目描述、知识准备、任务实现、考核评价、拓展提升和项目总结六个方面编写。本书取材广泛、内容新颖、重点突出,可作为应用电子技术、电子信息工程、通信工程等信息类专业及相关专业的教材,也可作为相关专业技术人员的参考书。
- 【目录】
-
项目一 三人表决器设计
项目描述
一、EDA技术及其发展
二、可编程逻辑器件
三、面向CPLD/FPGA的EDA设计流程
四、FPGA生产厂商简介
五、基于CPLD/FPGA的常用EDA工具
六、硬件描述语言
七、任务实现——Quartus II软件安装
八、任务实现——三人表决器设计
考核评价
拓展提升
项目总结
项目二 四位加法器设计
项目描述
一、四位加法器原理
……
点击展开
点击收起
— 没有更多了 —
以下为对购买帮助不大的评价