EDA技术与VHDL 馆藏 正版无笔迹
¥
1
八五品
仅1件
作者潘松、黄继业 著
出版社清华大学出版社
出版时间2007-01
版次2
装帧平装
货号904 983
上书时间2023-09-04
商品详情
- 品相描述:八五品
图书标准信息
-
作者
潘松、黄继业 著
-
出版社
清华大学出版社
-
出版时间
2007-01
-
版次
2
-
ISBN
9787302143574
-
定价
33.00元
-
装帧
平装
-
开本
16开
-
纸张
胶版纸
-
页数
401页
-
字数
580千字
- 【内容简介】
-
本书系统地介绍了基于EDA技术和VHDL硬件描述语言,将VHDL的基础知识、编程技巧和实用方法与实际工程开发技术在先进的EDA设计平台——QuartusⅡ上很好地结合起来,使读者能通过本书的学习迅速地了解并掌握EDA技术的基本理论和工程开发实用技术,并为后续的深入学习和发展打下坚实的理论与实践基础。
依据高校课堂教学和实验操作的规律与要求,并以提高学生的实际工程设计能力为目的,全书内容作了恰当的编排,共分6个部分:EAD技术的概率;FPGA/CPLD器件的结构原理;VHDL实用技术;QuartusⅡ及IP核的详细使用方法;基于VHDL的16位CPU设计技术;基于MATLAB和DSPBuilder平台的详细的EDA设计技术和大量实用系统设计标例。除个别章节外,各章都安排了相应的习题和针对性强的实验和设计示例,书中列举的VHDL示例,都经编译通过或经硬件测试。
本书主要面向高等院校本、专科EDA技术和VHDL语言基础课,推荐作为电子工程、通信、工业自动化、计算机应用技术、电子对抗、仪器仪表、数字信号或图像处理等学科专业与相关的实验指导课的授课教材或主要参考书,同时也可作为电子设计竞赛、FPGA开发应用的自学参考书。
对于授课教师还能获赠本书CAI教学课件与实验指导课件。
- 【目录】
-
第1章 概述
1.1电子设计自动化技术及其发展
1.2电子设计自动化应用对象
1.3VHDL
1.4EDA的优势
1.5面向FPGA的开发流程
1.6QuartusⅡ概述
1.7IP核
1.8EDA技术的发展趋势
第2章 PLD硬件特性与编程技术
2.1PLD概述
2.2低密度PLD可编程原理
2.3CPLD的结构与可编程原理
2.4FPGA的结构与可编程原理
2.5硬件测试技术
2.6FPGA/CDLD产品概述
2.7编程与配置
第3章 VHDL基础
3.1VHDL基本语法
3.2时序电路描述
3.3全加器的VHDL描述
3.4计数器设计
3.5一般计数器的VHDL设计方法
3.6数据对象
3.7IF语句概述
3.8进程语句归纳
3.9并行赋值语句概述
3.10双向和三态电路信号赋值
3.11仿真延时
第4章 QuartusⅡ使用方法
4.1QuartusⅡ设计流程
4.2嵌入式逻辑分析仪
4.3编辑SignalTapⅡ的触发信号
4.4LPM_ROM宏模块使用
4.5In-SystemMemoryContentEditor应用
4.6LPM_RAM/FIFO的定制与应用
4.7LPM嵌入式锁相环调用
4.8IP核NCO使用方法
4.9原理图设计方法
4.10流水线乘法器的混合输入设计
第5章 VHCL状态机
7.1状态机设计相关语句
7.2Moore状态机
7.3Mealy状态机
7.4状态编码
7.5非法状态处理
第6章16位CISCCPU设计
6.1顶层系统设计
6.2CPU基本部件设计
6.3CPU的时序仿真与实现
6.4应用程序设计实例
第7章VHDL语句
7.1顺序语句
7.2并行语句
7.3属性描述与定义语句
7.4直接数字合成器设计
7.5等精度频率/相位计设计
第8章VHDL结构
8.1VHDL实体
8.2VHDL结构体
8.3VHDL子程序
8.4VHDL库
8.5VHDL程序包
8.6VHDL配置
8.7VHDL文字规则
8.8VHDL数据类型
8.9VHDL操作符
8.10VGA彩条信号显示控制器设计
8.11VGA图像显示控制器设计
第9章DSPBuilder设计初步
9.1MATLAB/DSPBuilder及其设计流程
9.2正弦信号发生器设计
9.3DSPBuilder层次化设计
9.4基于DSPBuilder的DDS设计
9.5数字编码与译码器设计
9.6硬件环HIL仿真设计
9.7DSPBuilder的状态机设计
第10章DSPBuilder设计深入
10.1FIR数字滤波器设计
10.2VHDL模块插入仿真与设计
10.3正交幅度调制与解调模型设计
10.4NCOIP核应用
10.5基于IP的数字编译码器设计
参考文献
点击展开
点击收起
— 没有更多了 —
以下为对购买帮助不大的评价