PCI局部总线及其应用
¥
5
2.1折
¥
24
八五品
仅1件
作者李贵山、陈金鹏 著
出版社西安电子科技大学出版社
出版时间2003-02
版次1
装帧平装
货号177
上书时间2024-11-18
商品详情
- 品相描述:八五品
图书标准信息
-
作者
李贵山、陈金鹏 著
-
出版社
西安电子科技大学出版社
-
出版时间
2003-02
-
版次
1
-
ISBN
9787560604862
-
定价
24.00元
-
装帧
平装
-
开本
16开
-
纸张
胶版纸
-
页数
268页
-
字数
406千字
-
正文语种
简体中文
- 【内容简介】
-
《PCI局部总线及其应用》分为9章,涵盖了PCI局部总线规范2.2版及其最新进展,详细介绍了PCI局部总线的原理和操作,内容包括PCI局部总线的基本概念、信号的定义、总线的操作、电气规范、机械规范、配置空间、66MHz规范、BIOS和PCI-PCI桥等。书中通过大量的时序波形和实例对PCI局部总线的实际应用进行了深入浅出的阐述。PCI(外设部件互连)是当今个人计算机的主流总线结构,是微型计算机中处理器/存储器与外围控制部件、扩展卡之间的互连接口。PCI局部总线规范是互连机构的协议,也是电气和机械配置的规范。
编者根据编写《PCI局部总线开发者指南》(2.0版)和使用PCI局部总线的经验,对书中的内容作了周密安排。《PCI局部总线及其应用》体系合理、概念清晰、逻辑性强、通俗易懂。
- 【目录】
-
第1章PCI局部总线简介
1.1总线的基本概念
1.2PCI局部总线的发展
1.2.1PCI局部总线的孕育
1.2.2PCI局部总线发展的动力
1.2.3总线的性能指标
1.3PCI局部总线的特点
1.4PCI设备与功能
1.5遵循的技术规范及获取方法
1.6PCI局部总线的应用
第2章PCI局部总线信号定义
2.1信号类型说明
2.2PCI局部总线信号定义
2.2.1系统信号定义
2.2.2地址和数据信号
2.2.3接口控制信号
2.2.4仲裁信号
2.2.5错误报告信号
2.2.6中断信号
2.2.7附加信号
2.2.864位总线扩展信号
2.2.9JTAG/边界扫描信号
2.3边带信号
2.4中央资源功能
第3章PCI局部总线的操作
3.1总线命令
3.1.1总线命令编码
3.1.2命令使用规则
3.2PCI局部总线协议
3.2.1PCI局部总线的交易控制
3.2.2PCI局部总线的编址
3.2.3字节校正和字节使能的用法
3.2.4总线的驱动与过渡
3.2.5交易顺序与报告
3.2.6组合、合并与叠并
3.3总线交易
3.3.1总线上的读交易
3.3.2总线上的写交易
3.3.3交易的终止过程
3.4PCI局部总线的仲裁
3.4.1仲裁算法
3.4.2公平仲裁举例
3.4.3双主设备间的仲裁举例
3.4.4仲裁协议
3.4.5快速背对背交易
3.4.6仲裁的停靠
3.5PCI局部总线的访问延迟
3.5.1总线访问延迟的概念
3.5.2目标延迟
3.5.3主设备数据延迟
3.5.4存储器写最大完成时间限制
3.5.5仲裁延迟
3.6PCI局部总线的其它操作
3.6.1设备选择
3.6.2特殊周期
3.6.3地址,数据的渐进
3.6.4中断应答
3.7纠错功能
3.7.1奇偶位的产生
3.7.2奇偶校验
3.7.3地址奇偶错误
3.7.4错误的报告
3.7.5延迟交易与数据奇偶错误
3.7.6错误恢复
3.8PCI局部总线的64位扩展
3.8.164位数据传送和64位寻址
3.8.264位扩展信号
3.8.3在32位插入式连接器上的64位卡
3.8.464位扩展漂移的防止
3.8.564位数据传送能力
3.8.664位寻址
3.8.764位奇偶校验
第4章PCI局部总线的电气规范
4.1概述
4.1.1从5V到3.3V的过渡
4.1.2动态与静态驱动规范
4.2PCI元件指标
4.2.15v信号环境下的指标
4.2.23.3v信号环境下的指标
4.2.3时间指标
4.3系统(母板)技术指标
4.3.1时钟相位偏移
4.3.2复位信号
4.3.3上拉电阻
4.3.4电源
4.3.5系统时标限制
4.3.6系统的物理要求
4.3.7连接器
4.4扩展板技术指标
4.4.1扩展板上的引脚分配
4.4.2电源要求
4.4.3物理要求
第5章PCI局部总线的机械特性
5.1简介
5.2PCI扩展卡的物理尺寸及公差
5.2.1连接器的物理描述
5.2.2平面实现
第6章配置空间
6.1配置空间的组织
6.2配置空间的功能
6.2.1设备识别
6.2.2设备的控制
6.2.3设备状态寄存器
6.2.4其它头标区寄存器
6.2.5基址寄存器
6.2.6新能力
6.3PCI扩展ROM
6.3.1PCI扩展ROM的内容
6.3.2上电自测试(POST)代码
6.3.3PC兼容的扩展ROM
6.3.4设备驱动程序
6.4消息信号中断(MSI)
6.4.1消息能力结构
6.4.2MSI操作
第7章66MHzPCI规范
7.1设备实现
7.2协议
7.3电气特性
7.3.1信号环境
7.3.2直流(DC)指标
7.3.3交流(Ac)指标
7.3.4最大交流允许值与设备保护
7.3.5时间指标
7.4系统(主板)技术指标
7.4.1时钟误差
7.4.2复位信号
7.4.3上拉电阻
7.4.4电源
7.4.5系统时标限制
7.4.6物理要求
7.4.7连接器引脚排列
第8章PCIBIOS
8.1PCIBIOS的用途
8.2支持的操作系统环境
8.2.1BIOS的实现与调用规则
8.2.2实模式
8.2.3286保护模式(16:16)
8.2.4386保护模式(32:32)
8.2.5平模式(0:32)
8.3确定系统是否实现32位BIOS
8.4确定32位BIOS支持的服务
8.5确定32位BIOS是否支持PCI:BIOS服务
8.6调用PCIBIOS
8.6.1PCIBIOS的存在性
8.6.2PCI设备检测
8.6.3PCI分类代码检测
8.6.4特殊周期的产生
8.6.5PCI中断路由选项的获得
8.6.6PCI硬件中断设置
8.6.7读配置字节
8.6.8读配置字
8.6.9读配置双字
8.6.10写配置字节
8.6.11写配置字
8.6.12写配置双字
第9章PCI—PCI桥
9.1采用PCI—PCI桥结构的原因
9.2基本术语
9.3具有PCI—PCI桥的系统举例
9.4PCI—PCI桥的作用
9.4.1桥的功能
9.4.2桥对总线上交易的处理行为
9.5桥配置寄存器
9.5.1概述
9.5.2头标类型寄存器
9.5.3设备的识别
9.5.4总线编号寄存器
9.5.5命令寄存器
9.5.6状态寄存器
9.5.7底板,槽编号寄存器
9.5.8与地址译码相关的寄存器
19.5.9Cache行容量寄存器
9.5.10延迟定时寄存器
9.5.11BIST寄存器
9.5.12与中断相关的寄存器
9.6配置过程
9.6.1总线编号分配
9.6.2底板与槽编号分配
9.6.3地址空间分配
9.6.4IRQ分配
9.6.5显示配置
9.7配置与特殊周期过滤
9.7.1概述
9.7.2特殊周期交易
9.7.3类型l配置访问
9.7.4类型0配置访问
9.8中断确认处理
9.9具有负向译码特征的PCI—PCI桥
9.10复位
9.11仲裁
9.12中断支持
9.12.1使用中断跟踪的设备
9.12.2使用MSI的设备
9.13缓冲区管理
9.13.1存储器写并无效命令的处理
9.13.2关于报告写缓冲区用法的规则
9.13.3多数据期特殊周期请求
9.14错误检测与处理
9.14.1简介
9.14.2地址期奇偶校验错的处理
9.14.3读数据期的奇偶校验错
9.14.4写数据期的奇偶校验错
9.14.5主设备缺省的处理
9.14.6目标缺省的处理
9.14.7放弃定时器时间溢出
9.14.8在第二总线上处理SERR
附录APCI局部总线操作规则
附录B系统交易顺序
附录C互斥访问
参考文献
点击展开
点击收起
— 没有更多了 —
以下为对购买帮助不大的评价