ADS信号完整性仿真与实战 第2版
正版新书 新华官方库房直发 可开电子发票
¥
81.92
6.4折
¥
128
全新
库存57件
作者蒋修国
出版社清华大学出版社
出版时间2023-10
版次2
装帧平装
货号文轩12.1
上书时间2024-12-02
商品详情
- 品相描述:全新
图书标准信息
-
作者
蒋修国
-
出版社
清华大学出版社
-
出版时间
2023-10
-
版次
2
-
ISBN
9787302643760
-
定价
128.00元
-
装帧
平装
-
开本
16开
-
页数
412页
-
字数
624千字
- 【内容简介】
-
本书主要是以ad软件为依托,结合信号完整和电源完整的基础理论以及实际案例,完整地介绍了使用ad进行信号完整以及电源完整的流程和方法,终以实际的案例呈现给读者,具体内容包括信号完整基本概念、ad基本概念及使用、pcb材料和层叠设计、传输线及端接、过孔及过孔、串扰案例、参数及其应用、ibi与pice模型、hdmi、ddr4/ddr5、高速串行线、pcb板级ipro、pcb板级pipro等。
本书内容翔实,深入浅出,结合实际案例的应用进行讲解,实用强,非常适合作为信号完整以及ad入门教程,也可以作为工程师的工具书,还可以作为大学电子、电路、通信、电磁场等专业的实验教材。
- 【目录】
-
章 信号完整基本概念
1.1 什么是信号完整
1.1.1 上升时间和下降时间
1.1.2 占空比
1.1.3 建立时间
1.1.4 保持时间
1.1.5 抖动
1.1.6 传输线
1.1.7 特阻抗
1.1.8 反
1.1.9 串扰
1.1.10 单调
1.1.11 过冲/下冲
1.1.12 眼图
1.1.13 码间干扰
1.1.14 误码率
1.1.15 损耗
1.1.16 趋肤效应
1.1.17 扩频时钟(ssc)
1.2 电源完整基本概念
1.3 si/pi/emc的相互关系
本章小结
第2章 ads基本概念及使用
2.1 是德科技eesof软件简介
2.2 ads软件介绍
2.2.1 ads概述
2.2.2 ads软件架构
2.3 ads相关的文件介绍
2.4 ads相关的窗和菜单介绍
2.4.1 启动ads
2.4.2 ads主界面
2.5 ads基础使用
2.5.1 新建或者打开原有工程
2.5.2 新建图
2.5.3 新建layout
2.5.4 新建数据显示窗
本章小结
第3章 pcb材料和层叠设计
3.1 pcb材料介绍
3.1.1 铜箔
3.1.2 介质(半固化片和芯板)
3.1.3 介电常数和介质损耗角
3.1.4 pcb材料的分类
3.1.5 高速板材的特点
3.2 层叠设计
3.2.1 层叠设计的基本原则
3.2.2 层叠设计的典型案例
3.2.3 层叠结构中包含的参数信息
3.3 如何设置ads中的层叠
3.3.1 新建层叠
3.3.2 编辑材料信息
3.3.3 编辑层叠结构
3.3.4 添加过孔结构类型
3.4 cild(阻抗计算)
3.4.1 cild(阻抗计算)介绍
3.4.2 微带线阻抗计算
3.4.3 参数的扫描
3.4.4 统计分析
3.4.5 带状线阻抗计算
3.4.6 共面波导线阻抗计算
3.4.7 自定义传输线结构
本章小结
第4章 传输线及端接
4.1 传输线
4.2 ads中的各类传输线
4.2.1 理想传输线模型
4.2.2 微带线和带状线模型
4.2.3 多层结构的传输线模型
4.3 损耗与信号完整
4.4 阻抗与反
4.4.1 传输链路与阻抗不连续点
4.4.2 反弹图
4.4.3 传输线阻抗分析
4.4.4 短桩线的反
4.5 端接
4.5.1 点对点的传输线
4.5.2 源端端接
4.5.3 并联端接
4.5.4 戴维宁端接
4.5.5 rc端接
本章小结
第5章 过孔及过孔
5.1 过孔的分类
5.2 via的结构
5.3 via designer
5.3.1 启动via designer
5.3.2 编辑层叠结构
5.3.3 编辑过孔结构
5.3.4 via designer变量设置
5.3.5 过孔的以及
5.3.6 查看结果
5.3.7 导出结果和模型
5.4 过孔的参数扫描
5.5 via designer模型在ads和empro中的应用
5.5.1 via designer模型在ads中的应用
5.5.2 via designer模型在empro中的应用
5.6 高速电路中过孔设计的注意事项
本章小结
第6章 串扰案例
6.1 串扰
6.2 串扰的分类
6.2.1 近端串扰和远端串扰
6.2.2 串扰的
6.3 ads参数扫描
6.4 串扰的耦合长度与串扰的关系
6.5 传输线之间的耦合距离与串扰的关系
6.5.1 传输线之间的耦合间距与串扰的
6.5.2 为什么pcb设计要保证3w
6.6 激励源的上升时间与串扰的关系
6.7 串扰与带状线的关系
6.7.1 微带线与带状线串扰的对比
6.7.2 高速信号线是布在内层好还是布在外层好
6.8 传输线到参层的距离与串扰的关系
6.9 定量分析串扰
6.10 串扰、s参数以及线要求
6.11 如何减少电路设计中的串扰
本章小结
第7章 s参数及其应用
7.1 s参数介绍
7.1.1 s参数模型简介
7.1.2 s参数的命名方式以及混合模式
7.1.3 s参数的基本特
7.2 s参数工具包
7.2.1 检查s参数三大特
7.2.2 查看和计算单端s参数
7.2.3 查看和计算混合模式s参数
7.2.4 查看tdr/tdt
7.2.5 多端s参数处理
7.3 s参数
7.3.1 提取传输线的s参数
7.3.2 s参数数据处理以及定义规范模板
7.3.3 s参数级联
7.4 s参数与tdr
7.4.1 编辑tdr公式
7.4.2 front panel的sp tdr工具
本章小结
第8章 ibis与spice模型
8.1 ibis模型简介
8.2 ibis模型的基本语法和结构
8.2.1 ibis的基本语法
8.2.2 ibis结构
8.2.3 ibis文件实例
8.3 ads中ibis模型的使用
8.3.1 ibis模型的应用
8.3.2 在ads中使用ebd模型
8.3.3 在ads中使用package模型
8.4 spice模型
8.4.1 在ads中使用spice模型
8.4.2 宽带spice(bbs)模型生成器
8.4.3 w-element模型生成
本章小结
第9章 hdmi
9.1 hdmi
9.2 hdmi电气规范解读
9.2.1 hdmi线缆规范
9.2.2 hdmi源设备规范
9.2.3 hdmi接收设备规范
9.3 眼图和眼图模板
9.3.1 眼图和眼图模板介绍
9.3.2 选择眼图探针,在ads中设置眼图模板
9.3.3 在ads中设置眼图模板
9.4 hdmi
9.4.1 hdmi源设备
9.4.2 hdmi布线长度
9.4.3 hdmi差分对内长度偏差
9.4.4 hdmi差分对间长度偏差
9.5 hdmi设计规则
本章小结
0章 ddr4/ddr5
10.1 ddr线介绍
10.1.1 ddr介绍
10.1.2 ddr4电气规范
10.2 ddr4/5系统框图
10.3 ddr4/5设计拓扑结构
10.4 片上端接(odt)
10.5 memory designer介绍
10.5.1 memory designer的特点
10.5.2 memory designer支持的存储线
10.5.3 memory designer流程
10.5.4 ddr bus
10.6 ddr线
10.6.1 memory designer前
10.6.2 地址、控制、命令以及时钟信号前
10.6.3 memory designer批量扫描odt
10.6.4 ddr pcb
10.6.5 memory designer后
10.6.6 读作
10.6.7 地址、控制、命令以及时钟信号后
10.6.8 同步开关噪声(ssn)
10.6.9 ddr5
10.7 ddrx的电源分配网络
10.8 ddrx设计注意事项
本章小结
1章 高速串行线
11.1 高速串行接
11.2 usb
11.2.1 usb的发展历史
11.2.2 usb3.0的物理结构及电气特
11.3 ibis-ami模型介绍
……
点击展开
点击收起
— 没有更多了 —
以下为对购买帮助不大的评价