• 信号完整性 深入理解高速数字电路设计
  • 信号完整性 深入理解高速数字电路设计
  • 信号完整性 深入理解高速数字电路设计
  • 信号完整性 深入理解高速数字电路设计
  • 信号完整性 深入理解高速数字电路设计
21年品牌 40万+商家 超1.5亿件商品

信号完整性 深入理解高速数字电路设计

全新正版 极速发货

53.41 6.0折 89 全新

库存9件

广东广州
认证卖家担保交易快速发货售后保障

作者高晓宇著

出版社清华大学出版社

ISBN9787302558286

出版时间2020-11

装帧平装

开本16开

定价89元

货号1202163748

上书时间2024-06-12

徐小智的书店

已实名 已认证 进店 收藏店铺

   商品详情   

品相描述:全新
商品描述
作者简介
高晓宇,男,1978年10月出生。从事电子通信技术研究和产品研发工作近二十年,擅长复杂、高速数字电路系统的设计,在信号完整性与高速电路设计领域具有丰富的设计经验。

目录
第1章信号完整性的由来1.1引言1.2逻辑波形和实际波形1.3频率提升带来的改变1.4信号完整性问题的本质起因第2章信号与连接2.1电路实现的实质内容2.2连接对信号波形的影响2.3信号的传输过程第3章传输线与阻抗3.1传输线的构成3.2传输线阻抗第4章反射4.1反射发生的原理4.2末端端接4.3反射导致的波形变化第5章传输线建模与设计5.1传输线模型5.2电感5.3传输线上的电感5.4均匀传输线5.550Ω的来历5.6阻抗与印制电路板叠层第6章信号电流6.1表层信号的回流路径6.2内层信号的回流路径6.3阻抗与信号电流6.4信号电流与传输线阻抗的主次考量6.5信号电流的路径选择性6.6信号电流的“变化”本质第7章分布式系统7.1分布式系统的内涵7.2传输线的“长短”7.3源端端接第8章数字集成电路8.1外观和内貌8.2MOS晶体管8.3CMOS反相器8.4IV特性曲线8.5动态特性8.6从10μm到10nm第9章仿真与模型9.1仿真9.2SPICE模型9.3IBIS模型的源起9.4Buffer的含义9.5IBIS模型详解――输出Buffer9.6IBIS模型详解――输入Buffer9.7IBIS模型详解――其他Buffer类型第10章时延与时序10.1时延对时序的影响10.2信号的传输速度10.3时钟的不同供给方式第11章电源完整性11.1电源完整性问题一11.2电源完整性问题二11.3旁路电容第12章高速串行接口12.1技术演进之路12.2从单端到差分12.3LVDS收发电路12.4差分信号的传输线阻抗12.5SerDes12.6眼图12.7损耗参考文献

内容摘要
本书基于作者近二十年从事“信号完整性”理论研究和工程设计实践的经验积累写作而成,阐述从事高速数字电路设计所必需的“信号完整性”基础理论和设计知识,包括相关的基本概念、问题成因、理解分析方法、设计应对措施、技术演进历程等。本书运用尽可能浅近、直白、易懂的语言讲解较为深奥、复杂的技术问题。没有任何复杂、冗长的的数学推导过程,依靠深入浅出的谈话式讲述文字和形象、直接的图表来分析问题。

—  没有更多了  —

以下为对购买帮助不大的评价

此功能需要访问孔网APP才能使用
暂时不用
打开孔网APP