• Xilinx All Programmable Zynq-7000 SoC设计指南
21年品牌 40万+商家 超1.5亿件商品

Xilinx All Programmable Zynq-7000 SoC设计指南

23.75 3.0折 79 九五品

仅1件

北京通州
认证卖家担保交易快速发货售后保障

作者何宾

出版社清华大学出版社

ISBN9787302322221

出版时间2013-05

版次1

装帧平装

开本16开

纸张胶版纸

页数592页

字数99999千字

定价79元

上书时间2024-07-04

灵感飞驰

已实名 已认证 进店 收藏店铺

   商品详情   

品相描述:九五品
商品描述
基本信息
书名:Xilinx All Programmable Zynq-7000 SoC设计指南
定价:79元
作者:何宾
出版社:清华大学出版社
出版日期:2013-05-01
ISBN:9787302322221
字数:896000
页码:592
版次:1
装帧:平装
开本:16开
商品重量:
编辑推荐
《Xilinx All Programmable Zynq-7000 SoC设计指南》首次论述Zynq-7000
SoC体系结构、程序设计及操作系统移植的方法与实践。
? 详尽介绍Zynq-7000 SoC的体系结构和相关生态系统,便于读者快速动手实践。
? 始终围绕软件和硬件协同设计的理念叙述,利于读者掌握Zynq-7000 SoC的设计方法和技巧。
? 本书的编写得到了Xilinx及其合作伙伴的大力支持,藉其丰富的资源,反映出最新的设计技术水平。
《Xilinx All Programmable Zynq-7000
SoC设计指南》配套提供设计实例的完整设计代码和教学课件资源(下载地址www.tup.com.cn)
本书内容(含)
? 可编程SoC设计
? AMBA协议规范
? Zynq-7000应用处理单元
? 可编程逻辑资源
? 系统互连结构
? 系统公共资源特性及功能
? Zynq调试和测试系统
? Zynq平台的启动和配置
? Zynq平台主要外设模块
? Zynq平台描述规范
? 高级综合工具HLS
? 14个设计实例
附赠内容
? 源代码:2章~第23章涉及实例的源代码文件
? 教学课件:分成理论和实践两大部分
内容提要
《Xilinx All Programmable Zynq-7000 SoC设计指南》系统论述了Xilinx ALLProgrammable Zynq-7000SoC的体系结构与设计方法,全书共23章,分为3篇。Zynq-7000基础理论篇介绍了可编程SoC设计和AMBA协议规范;Zynq-7000体系结构篇介绍了Zynq-7000应用处理单元、可编程逻辑资源、系统互连结构、系统公共资源特性及功能、Zynq调试和测试系统、Zynq平台的启动和配置、Zynq平台主要外设模块、Zynq平台描述规范和高级综合工具HLS;Zynq-7000设计实践篇介绍了Zynq基本处理器系统地建立和运行、添加AXIIP到设计、基于定制IP实现简单嵌入式系统设计、基于定制IP实现复杂嵌入式系统设计、软件盒硬件协同调试系统、Zynq平台配置和启动的实现、基于ZynqHP从端口的数据传输实现、基于ZynqACP从端口的数据传输实现、XADC在Zynq平台上的应用、Ubuntu操作系统在Zynq平台上的实现、?C/OS-III操作系统在Zynq平台上的实现和HLS在Zynq嵌入式系统设计中的应用。
目录
篇 Zynq-7000体系结构章 可编程SoC设计导论 191.1 可编程SoC系统设计基础 191.1.1 软核及硬核处理器 191.1.2 可编程SoC技术的发展 201.1.3 可编程SoC系统技术特点 211.1.4 可编程SoC设计流程 211.1.5 可编程SoC开发工具 231.2 Xilinx Zynq平台导论 281.2.1 Xilinx Zynq平台功能 281.2.2 处理系统PS特性 301.2.3 可编程逻辑PL特性 351.2.4 互联特性及描述 371.2.5 Zynq信号、接口和引脚 391.3 Zynq平台设计方法学 461.3.1 使用PL实现软件算法的优势 461.3.2 设计PL加速器 471.3.3 PL加速限制 471.3.4 降低功耗 481.3.5 实时减负 491.3.6 可重配置计算 49第2章 AMBA协议规范 502.1 AMBA规范导论 502.2 AMBA APB规范 512.2.1AMBA APB写传输 512.2.2AMBA APB读传输 522.2.3 AMBA APB错误响应 532.2.4操作状态 542.2.5AMBA3 APB信号 542.3 AMBA AHB规范 562.3.1 AMBA AHB结构 562.3.2 AMBA AHB操作 582.3.3 AMBA AHB传输类型 602.3.4 AMBA AHB猝发操作 612.3.5 AMBA AHB传输控制信号 642.3.6 AMBA AHB地址译码 662.3.7 AMBA AHB从设备传输响应 672.3.8 AMBA AHB数据总线 702.3.9 AMNA AHB传输仲裁 712.3.10 AMBA AHB分割传输 762.3.11 AMBA AHB复位 792.3.12 关于AHB数据总线的位宽 792.3.13 AMBA AHB接口设备 802.4 AMBA AXI4规范 112.4.1 AMBA AXI4概述 错误!未定义书签。2.4.2 AMBA AXI4功能 112.4.3 AMBA AXI4互联结构 202.4.4 AXI4-Lite功能 222.4.5 AXI4-Stream功能 23第2篇 Zynq-7000体系结构第3章 Zynq-7000应用处理单元 273.1 应用处理单元 273.1.1 基本功能 273.1.2 系统级视图 293.2 Cortex-A9处理器 303.2.1 中央处理器 303.2.2 L1高速缓存 333.2.3 存储器管理单元 343.2.4 接口 373.2.5 NEON 383.2.6 性能监视单元 393.3 侦听控制单元 393.3.1 地址过滤 393.3.2 SCU主设备端口 403.4 L2高速缓存 403.4.1 互斥 L2-L1高速缓存配置 423.4.2 高速缓存替换策略 433.4.3 高速缓存锁定 433.4.4 使能/禁止 L2高速缓存控制器 443.4.5 RAM访问延迟控制 453.4.6 保存缓冲区操作 453.4.7 在Cortex-A9和L2控制器之间的优化 463.4.8 预取操作 473.4.9 编程模型 483.5 片上存储器 483.5.1 片上存储器结构 483.5.2 片上存储器功能 503.6 APU接口 573.6.1 PL协处理接口 573.6.2 中断接口 603.7 APU内的TrustZone 603.7.1 CPU安全过渡 613.7.2 CP15寄存器访问控制 613.7.3 MMU安全性 623.7.4 L1缓存安全性 623.7.5 安全异常控制 633.7.6 CPU调试 TrustZone访问控制 633.7.7 SCU寄存器访问控制 633.7.8 L2缓存中的TrustZone支持 633.8 应用处理单元复位 643.8.1 复位功能 643.8.2 复位后的APU状态 653.9 功耗考虑 653.9.1 待机模式 663.9.2 在L2控制器内的动态时钟门控 663.10系统地址分配 663.10.1 地址映射 663.10.2 系统总线主设备 683.10.3 I/O外设 683.10.4 SMC存储器 693.10.5 SLCR寄存器 693.10.6 杂项PS寄存器 703.10.7 CPU私有总线寄存器 703.11 中断 703.11.1 中断环境 713.11.2 中断控制器的功能 723.11.3 编程模型 763.12 定时器 773.12.1 CPU私有定时器和看门狗定时器 773.12.2 全局定时器 783.12.3 系统看门狗定时器 793.12.4 三重定时器/计数器 813.12.5 I/O信号 843.13 DMA控制器 853.13.1 DMA控制器结构及特性 853.13.2 DMA控制器功能 893.13.3 外部信号 993.13.4.寄存器描述 1013.13.5.用于管理器和命令的指令集参考 1023.13.6 编程模型参考 1033.13.7 编程限制 1093.13.8 DMAC IP配置选项 111第4章 Zynq-7000可编程逻辑资源 1124.1 Zynq-7000可编程逻辑资源特性 1124.2 可编程逻辑资源功能 1144.2.1 CLB,Slice和LUT 1144.2.2 时钟管理 1144.2.3 块RAM 1154.2.4 数字信号处理-DSP Slice 1164.2.5 输入/输出 1174.2.6 低功耗串行收发器 1184.2.7 PCI-E模块 1194.2.8 XADC(模拟-数字转换器) 1204.2.9 配置 120第5章 系统互连结构 1225.1 系统互连功能及特性 1225.1.1 数据路径 1245.1.2 时钟域 1255.1.3 连接性 1265.1.4 AXI ID 1275.5.5 寄存器概述 1285.2 服务质量 1285.2.1 基本仲裁 1285.2.2 高级QoS 1285.2.3 DDR端口仲裁 1295.3 AXI_HP接口 1295.3.1 AXI_HP接口结构及特点 1295.3.2 接口数据宽度 1335.3.3 交易类型 1345.3.4 命令交替和重新排序 1355.3.5 性能优化总结 1355.4 AXI_ACP接口 1365.5 AXI_GP接口 1375.6 AXI信号总结 1375.7 PL接口选择 1395.7.1 使用通用主设备端口的Cortex-A9 1405.7.2 通过通用主设备的PS DMA控制器(DMAC) 1415.7.3 通过高性能接口的PL DMA 1425.7.4 通过AXI ACP的PL DMA 1435.7.5 通过通用AXI从(GP)的PL DMA 144第6章 系统公共资源特性及功能 1456.1 时钟子系456.1.1 时钟系统结构及功能 1456.1.2 CPU时钟域 1476.1.3 时钟编程实例 1486.1.4 时钟系统内生成电路结构 1496.2 复位子系536.2.1 复位系统结构和层次 1546.2.2 启动流程 1556.1.3 复位的结果 156第7章 Zynq调试和测试子系587.1 JTAG和DAP子系587.1.1 JTAG和DAP系统功能描述 1607.1.2 JTAG和DAP系统I/O信号 1627.1.3 编程模型 1637.1.4 ARM DAP控制器 1647.1.5 跟踪端口接口单元TPIU 1657.1.6 Xilinx TAP控制器 1657.2 CoreSight系统结构及功能 1667.2.1 CoreSight结构 1667.2.2 CoreSight功能 167第8章 Zynq平台的启动和配置 1728.1 Zynq平台启动和配置功能 1728.2 外部启动要求 1738.3 BootROM 1758.3.1 BootROM功能 1758.3.2 BootROM头部 1788.3.3 启动设备 1808.3.4 BootROM多启动和启动分区查找 1848.3.5 调试状态 1868.3.6 BootROM后状态 1878.4 器件配置接口 1898.4.1 器件配置接口功能 1918.4.2 器件配置流程 1938.4.3 PL配置 1968.4.4 寄存器集合 197第9章 Zynq平台主要外设模块 1999.1 DDR存储器控制器 1999.1.1 DDR存储器控制器接口及功能 2009.1.2 AXI存储器端口接口 2029.1.3 DDR核交易调度器 2049.1.4 DDRC仲裁 2049.1.5 DDR控制器PHY 2069.1.6 DDR初始化和标定 2069.1.7 纠错码 2079.2 静态存储器控制器 2089.2.1 静态存储器控制器接口及功能 2099.2.2 静态存储器控制器和存储器的信号连接 2109.3 四-SPI Flash控制器 2129.3.1 四-SPI Flash控制器功能 2139.3.2 四-SPI控制器反馈时钟 2169.3.3 四-SPI Flash控制器接口 2169.4 SD/SDIO外设控制器 2189.4.1 SD/SDIO控制器功能 2199.4.2 SD/SDIO控制器传输协议 2219.4.3 SD/SDIO控制器接口信号连接 2239.5 通用输入输出控制器 2259.5.1 通用输入输出GPIO接口及功能 2269.5.2 通用输入输出GPIO中断功能 2279.6 USB主机、设备和OTG控制器 2299.6.1 USB控制器接口及功能 2309.6.2 USB主机操作模式 2339.6.3 USB设备操作模式 2359.6.4 USB OTG操作模式 2389.7 吉比特以太网控制器 2399.7.1 吉比特以太网控制器接口及功能 2409.7.2 吉比特以太网控制器接口编程向导 2429.7.3 吉比特以太网控制器接口信号连接 2469.8 SPI控制器 2489.8.1 SPI控制器的接口及功能 2499.8.2 SPI控制器时钟设置规则 2519.9 CAN控制器 2529.9.1 CAN控制器接口及功能 2529.9.2 CAN控制器操作模式 2559.9.3 CAN控制器消息保存 2569.9.4 CAN控制器接收过滤器 2569.9.5 CAN控制器编程模型 2579.10 UART控制器 2609.10.1 UART控制器接口及功能 2619.11 I2C控制器 2649.11.1 I2C速度控制逻辑 2659.11.2 I2C控制器的功能和工作模式 2659.12 ADC转换器接口 2689.12.1 ADC转换器功能 2699.12.2 ADC命令格式 2699.12.3 供电传感器报警 2709.13 PCI-E接口 2710章 Zynq平台描述规范 27310.1 Zynq平台文件描述规范功能集 27310.2 微处理器硬件规范 27310.2.1 通用微处理器硬件规范 27410.2.2 AXI系统微处理器硬件规范 27510.2.3 Zynq-7000系统微处理器规范实例 27610.3 微处理器外设规范 280
作者介绍
何宾长期从事数字系统EDA方面教学与科研工作。在全国进行大学生电子设计竞赛极力推进FPGA专题方面的培训工作,在EDA教学与科研应用方面积累了丰富的经验。已出版相关图书《EDA原理及Verilog实现》、《EDA原理及VHDL实现》、《基于AXI4的可编程SOC系统设计》、《XilinxFPGA设计指南》等10本深受读者喜欢的Xilinx FPGA图书。
序言

—  没有更多了  —

以下为对购买帮助不大的评价

此功能需要访问孔网APP才能使用
暂时不用
打开孔网APP