数字逻辑(第四版)
都是一本 不含光盘,激活码等赠品 24小时发货
¥
4.99
1.3折
¥
39.8
八五品
库存389件
作者欧阳星明 主编;于俊清 副主编
出版社华中科技大学出版社
出版时间2009-02
版次4
装帧平装
货号9787560939476
上书时间2024-11-22
商品详情
- 品相描述:八五品
图书标准信息
-
作者
欧阳星明 主编;于俊清 副主编
-
出版社
华中科技大学出版社
-
出版时间
2009-02
-
版次
4
-
ISBN
9787560939476
-
定价
39.80元
-
装帧
平装
-
开本
16开
-
纸张
胶版纸
-
页数
321页
-
字数
99999千字
-
正文语种
简体中文
-
丛书
普通高等教育“十一五”国家级规划教材;国家级精品课程主教材
- 【内容简介】
-
《数字逻辑(第4版)》以飞速发展的数字集成电路为背景,将数字电子技术和数字逻辑电路的有关知识融为一体,系统地介绍了数字系统逻辑电路分析与设计的基本知识、理论和方法,并讨论了采用各种不同规模的逻辑器件进行分析与设计的详细过程。全书内容包括基本知识、逻辑代数基础、集成门电路与触发器、组合逻辑电路、同步时序逻辑电路、异步时序逻辑电路、中规模通用集成电路、可编程逻辑器件和综合设计举例等。
《数字逻辑(第4版)》体系新颖、结构合理、取材先进、文句精练、题例丰富。随书配有CAI光盘一片,内含多媒体课件(学生版)、实验演示和学习自评。此外,编写了与教材配套的教辅教材《数字逻辑学习与解题指南》(第二版),研究开发了数字逻辑虚拟实验软件、多媒体课件(教师版)、网络课件、视频课件、试题库和远程教育课件包等教学资源,构成了一个集理论教学、实践教学以及自学、自测等环节为一体的立体化教学系统。
《数字逻辑(第4版)》可作为高等学校计算机、电子工程、自动化、通信等专业“数字逻辑”课程的教材,也可作为成人教育相关课程的教材,并可供相关专业科技人员参考。
- 【目录】
-
第1章 基本知识
1.1 概述
1.1.1 数字系统
1.1.2 数字逻辑电路的类型和研究方法
1.2 数制及其转换
1.2.1 进位计数制
1.2.2 数制转换
1.3 带符号二进制数的代码表示
1.3.1 原码
1.3.2 反码
1.3.3 补码
1.4 几种常用的编码
1.4.1 十进制数的二进制编码
1.4.2 可靠性编码
*1.4.3 字符编码
习题一
第2章 逻辑代数基础
2.1 逻辑代数的基本概念
2.1.1 逻辑变量及基本逻辑运算
2.1.2 逻辑函数及逻辑函数间的相等
2.1.3 逻辑函数的表示法
2.2 逻辑代数的基本定理和规则
2.2.1 基本定理
2.2.2 重要规则
2.2.3 复合逻辑
2.3 逻辑函数表达式的形式与变换
2.3.1 逻辑函数表达式的基本形式
2.3.2 逻辑函数表达式的标准形式
2.3.3 逻辑函数表达式的转换
2.4 逻辑函数化简
2.4.1 代数化简法
2.4.2 卡诺图化简法
*2.4.3 列表化简法
习题二
第3章 集成门电路与触发器
3.1 数字集成电路的分类
3.2 半导体器件的开关特性
3.2.1 晶体二极管的开关特性
3.2.2 晶体三极管的开关特性
3.3 逻辑门电路
3.3.1 简单逻辑门电路
3.3.2 TTL集成逻辑门电路
3.3.3 CMOs集成逻辑门电路
3.3.4 正逻辑和负逻辑
3.4 触发器
3.4.1 基本R-S触发器
3.4.2 常用的时钟控制触发器
*3.4.3 不同类型时钟控制触发器的相互转换
习题三
第4章 组合逻辑电路
4.1 组合逻辑电路分析
4.1.1 分析方法概述
4.1.2 分析举例
4.2 组合逻辑电路设计
4.2.1 设计方法概述
4.2.2 设计举例
4.2.3 设计中几个实际问题的处理
4.3 组合逻辑电路的险象
4.3.1 险象的产生
4.3.2 险象的判断
4.3.3 险象的消除
习题四
第5章 同步时序逻辑电路
5.1 时序逻辑电路概述
5.1.1 时序逻辑电路的结构
5.1.2 时序逻辑电路的分类
5.1.3 同步时序逻辑电路的描述方法
5.2 同步时序逻辑电路分析
5.2.1 分析方法和步骤
5.2.2 分析举例
5.3 同步时序逻辑电路设计
5.3.1 设计的一般步骤
5.3.2 完全确定同步时序逻辑电路设计
*5.3.3 不完全确定同步时序逻辑电路设计
5.3.4 同步时序逻辑电路设计举例
习题五
第6章 异步时序逻辑电路
6.1 异步时序逻辑电路的特点与分类
6.2 脉冲异步时序逻辑电路
6.2.1 脉冲异步时序逻辑电路的结构模型
6.2.2 脉冲异步时序逻辑电路的分析
6.2.3 脉冲异步时序逻辑电路的设计
6.3 电平异步时序逻辑电路
6.3.1 电平异步时序逻辑电路的结构模型与描述方法
6.3.2 电平异步时序逻辑电路的分析
6.3.3 电平异步时序逻辑电路的竞争
*6.3.4 电平异步时序逻辑电路的设计
习题六
第7章 中规模通用集成电路及其应用
7.1 常用中规模组合逻辑电路
7.1.1 二进制并行加法器
7.1.2 译码器和编码器
7.1.3 多路选择器和多路分配器
7.2 常用中规模时序逻辑电路
7.2.1 集成计数器
7.2.2 集成寄存器
7.3 常用中规模信号产生与变换电路
7.3.1 集成定时器555及其应用
7.3.2 集成D、A转换器
7.3.3 集成A、D转换器
习题七
第8章 可编程逻辑器件
8.1 PLD概述
8.1.1 PLD的发展
8.1.2 PLD的一般结构
8.1.3 PLD的电路表示法
8.1.4 PLD的分类
8.2 低密度可编程逻辑器件
8.2.1 可编程只读存储器
8.2.2 可编程逻辑阵列(PLA)
*8.2.3 可编程阵列逻辑(PAL)
8.2.4 通用阵列逻辑(GAL)
8.3 高密度可编程逻辑器件
8.3.1 复杂可编程逻辑器件
8.3.2 现场可编程门阵列
8.3.3 在系统可编程逻辑器件
8.4 在系统编程技术简介
8.4.1 ISP技术的主要特点
8.4.2 编程原理与接口电路
8.4.3 开发软件与设计流程
习题八
第9章 综合应用举例
9.1 简单运算器设计
9.1.1 设计要求
9.1.2 功能描述
9.1.3 电路设计
9.2 时序信号发生器设计
9.2.1 设计要求
9.2.2 功能描述
9.2.3 电路设计
9.3 地址译码电路设计
9.3.1 设计要求
9.3.2 功能描述
9.3.3 电路设计
9.4 弹道计时器设计
9.4.1 设计要求
9.4.2 功能描述
9.4.3 电路设计
9.5 汽车尾灯控制器设计
9.5.1 设计要求
9.5.2 功能描述
9.5.3 电路设计
9.6 数字钟设计
9.6.1 设计要求
9.6.2 功能描述
9.6.3 电路设计
习题九
附录A 硬件描述语言VHDL基础
A.1 VHDL概述
A.2 VHDL的语言要素
A.3 VHDL的基本语句
A.4 VHDL设计举例
附录B 英汉名词对照
参考文献
点击展开
点击收起
— 没有更多了 —
以下为对购买帮助不大的评价