• 硬件描述语言VHDL教程
21年品牌 40万+商家 超1.5亿件商品

硬件描述语言VHDL教程

27.08 20 九五品

仅1件

北京通州
认证卖家担保交易快速发货售后保障

作者姜雪松,刘东升 著

出版社西安交通大学出版社

ISBN9787560518152

出版时间2004-06

版次1

装帧平装

开本16开

纸张胶版纸

页数575页

定价20元

上书时间2024-12-19

纵列風

已实名 已认证 进店 收藏店铺

   商品详情   

品相描述:九五品
商品描述
基本信息
书名:硬件描述语言VHDL教程
定价:20.00元
作者:姜雪松,刘东升 著
出版社:西安交通大学出版社
出版日期:2004-06-01
ISBN:9787560518152
字数:
页码:575
版次:1
装帧:平装
开本:16开
商品重量:
编辑推荐

内容提要
在硬件电子电路设计领域中,设计自动化工具已经被广大电子工程师所接受,它必将取代人工设计方法,成为主要的设计手段。电子设计自动化的重要特征就是要求采用形式化语言来描述硬件电子电路的功能,即使用硬件描述语言来描述硬件电子电路。VHDL语言是国际标准化硬件描述语言,在电子系统自动化设计中已经十分流行,而且已经成为主要的硬件描述工具。如今在电子系统设计领域中,它已成为广大技术人员必须掌握的一种语言。  《硬件描述语言VHDL教程(应用篇.部分习题答案)》分为上、下两册,上册包含基础篇和提高篇,适合作为高校电子信息类专业本科教材;下册包含应用篇、部分习题答案、附录,适合作为补充教材或教学参考书。其中,基础篇介绍了VHDL语言的基础知识,主要目的是为初学者打下一个良好的基础;提高篇介绍了VHDL语言的高级知识和目前在电子电路设计中常用电路结构的VHDL描述,目的是使读者掌握用VHDL语言设计简单逻辑电路的基本方法;应用篇从一些大型实例出发,介绍用VHDL语言设计大型复杂电路的流程和在设计过程中所用到的设计技巧,并且简要介绍了可编程逻辑器件的基础知识和MAX+plusII系统软件的基本使用。书中列举的大量实例都经过计算机上的MAX+plusⅡ软件或SUNSPARC工作站上的Synopsys软件的验证。  《硬件描述语言VHDL教程(应用篇.部分习题答案)》的特点是全面系统、易读易懂、由浅入深,能够使读者逐步掌握VHDL语言。本书不仅注重基础知识的介绍,而且力求向读者系统地讲解VHDL的实际应用。它既可作为高等学校计算机和电子工程专业的研究生、本科生的教材和教学参考书,也可作为广大电子电路设计工程师、ASIC设计人员和系统设计人员的参考书。
目录
基础篇章 概述1.1 硬件描述语言VHDL1.1.1 VHDL的发展历史1.1.2 VHDL的特点1.1.3 VHDL的发展趋势1.2 EDA技术1.2.1 EDA的发展历史1.2.2 EDA的基本特征1.2.3 EDA的基本工具1.2.4 EDA工具的流程习题第2章 VHDL的基本模型结构2.1 设计实体2.2 实体说明2.2.1 类属说明2.2.2 端口说明2.2.3 实体说明部分2.2.4 实体语句部分2.3 结构体2.3.1 结构体名2.3.2 结构体说明语句2.3.3 结构体功能描述语句2.3.4 结构体的四种描述形式2.4 结构体的三种子结构2.4.1 块语句结构2.4.2 进程语句结构2.4.3 子程序结构习题第3章 VHDL的基本元素3.1 VHDL的标识符与词法单元3.1.1 标识符3.1.2 词法单元3.2 VHDL的数据对象3.2.1 常量3.2.2 变量和信号3.2.3 文件3.2.4 信号的延迟3.3 VHDL的数据类型3.3.1 标量类型3.3.2 复合类型3.3.3 子类型3.3.4 存取类型和文件类型3.3.5 数据类型的转换3.4 VHDL的运算符3.4.1 逻辑运算符3.4.2 算术运算符3.4.3 关系运算符3.4.4 并置运算符3.4.5 运算符的优先级习题第4章 VHDL的基本描述语句4.1 并行语句4.1.1 进程(process)语句4.1.2 块(block)语句4.1.3 并行信号赋值语句4.1.4 并行过程调用语句4.1.5 并行断言语句4.1.6 类属(generic)语句4.1.7 元件例化语句4.1.8 生成(generate)语句4.2 顺序语句4.2.1 顺序赋值语句4.2.2 wait语句4.2.3 if语句4.2.4 case语句4.2.5 loop语句4.2.6 next语句4.2.7 exit语句4.2.8 null语句4.2.9 return语句4.2.10 顺序断言语句4.2.11 report语句习题第5章 VHDL的库、程序包和配置5.1 VHDL的库5.1.1 库的使用5.1.2 库的分类5.2 VHDL的程序包5.2.1 程序包的基本结构5.2.2 常见的程序包5.3 VHDL的配置5.3.1 默认配置5.3.2 元件配置5.3.3 块配置5.3.4 结构体配置习题第6章 VHDL中属性的描述及定义语句6.1 数值类属性6.1.1 数据类型的数值属性6.1.2 数组的数值属性6.1.3 块的数值属性6.2 函数类属性6.2.1 数据类型的属性函数6.2.2 数组的属性函数6.2.3 信号的属性函数6.3 信号类属性6.4 数据类型类属性6.5 数据区间类属性6.6 用户自定义的属性习题提高篇第7章 VHDL中的重载7.1 子程序重载7.1.1 参数类型的重载7.1.2 参数数目的重载7.1.3 函数返回类型的重载7.1.4 标准程序包中的重载现象7.2 运算符重载习题第8章 综合8.1 综合概述8.1.1 RTL级描述8.1.2 约束8.1.3 属性8.1.4 工艺库8.1.5 综合的步骤8.2 VHDL的综合习题第9章 简单数字逻辑电路的设计9.1 数字系统的设计方法基础9.1.1 数字系统的设计流程9.1.2 设计的基本方法9.1.3 设计的基本准则9.2 基本逻辑门电路的设计9.2.1 与门电路9.2.2 或门电路9.2.3 反丰目器9.2.4 与非电路9.2.5 或非门电路9.2.6 异或门电路9.3 组合逻辑电路的设计9.3.1 编码器9.3.2 译码器9.3.3 数据选择器和分配器9.3.4 比较器9.3.5 加法器9.3.6 三态门及数据缓冲器9.4 时序逻辑电路的设计9.4.1 时钟信号的描述9.4.2 触发器9.4.3 寄存器9.4.4 计数器9.4.5 存储器习题0章 状态机的设计10.1 状态机概述10.1.1 状态机的基本结构和功能10.1.2 状态机的表示方法10.1.3 状态机的设计步骤10.2 Moore型状态机的设计描述10.2.1 状态机的建立过程10.2.2 单进程状态机的设计方法10.2.3 双进程状态机的设计方法10.2.4 三进程状态机的设计方法10.3 Moore型状态机的复位10.3.1 状态机的同步复位10.3.2 状态机的异步复位10.4 Moore型状态机的信号输出方式10.4.1 同步的信号输出方式10.4.2 状态直接输出的方式10.4.3 并行译码的信号输出方式习题1章 优化数据通路11.1 流水线设计11.1.1 流水线设计的基本概念11.1.2 应用流水线设计的DRAM控制器11.2 资源共享11.2.1 流水线式行波进位加法器11.2.2 预进位力Ⅱ法器习题2章 建立测试平台12.1 概述12.2 建立测试平台的方式12.2.1 表格化方式12.2.2 文件I/O方式习题
作者介绍

序言

—  没有更多了  —

以下为对购买帮助不大的评价

此功能需要访问孔网APP才能使用
暂时不用
打开孔网APP