• 计算机系统应用教程
21年品牌 40万+商家 超1.5亿件商品

计算机系统应用教程

10.49 2.3折 45 九五品

仅1件

北京通州
认证卖家担保交易快速发货售后保障

作者成洁 著

出版社电子工业出版社

ISBN9787121420238

出版时间2021-09

版次1

装帧平装

开本16开

纸张胶版纸

页数216页

定价45元

上书时间2024-12-03

纵列風

已实名 已认证 进店 收藏店铺

   商品详情   

品相描述:九五品
商品描述
基本信息
书名:计算机系统应用教程
定价:45.00元
作者:成洁 著
出版社:电子工业出版社
出版日期:2021-09-01
ISBN:9787121420238
字数:
页码:216
版次:
装帧:平装
开本:16开
商品重量:
编辑推荐

内容提要
本书从数字电路与数字逻辑课程的组合逻辑、时序逻辑电路的设计开始,逐步构建计算机组成与体系结构及相关课程中的运算器、存储器和控制器,实现基于MIPS指令集的CPU。 本书采用Verilog HDL,以Vivado软件为EDA工具,在Xilinx FPGA平台上进行实验验证和设计,让读者掌握硬件功能的仿真与测试方法,具备计算机系统的设计能力。 全书共5章,包括:EDA基础和龙芯中科LS-CPU-EXB实验系统介绍,数字逻辑与数字电路实践,计算机组成原理实践,计算机体系结构实践,计算机组成与体系结构实践。附录简单介绍了Icarus Verilog开发环境及使用、Verilog HDL语法,给出了引脚对应关系表和部分MIPS指令。 本书可作为高等院校计算机类、电子信息类各专业的教材,也可供其他理工科专业选用或相关技术人员参考。
目录
目  录章  EDA基础和实验系统t11.1  EDA简介t11.2  Verilog HDL简介t11.3  Vivado安装及使用说明t31.3.1  Vivado安装说明t31.3.2  Vivado使用说明t91.4  LCD触摸屏调用方法t271.5  实验系统t33第2章  数字逻辑与数字电路实践t402.1  三人表决电路实验t402.1.1  实验类别t402.1.2  实验目的t402.1.3  实验原理t402.1.4  实验内容和要求t402.1.5  实验步骤t412.1.6  可研究与探索的问题t462.1.7  源代码t472.2  数据选择器实验t472.2.1  实验类别t472.2.2  实验目的t472.2.3  实验原理t472.2.4  实验内容和要求t472.2.5  实验步骤t482.2.6  可研究与探索的问题t492.2.7  源代码t492.3  半加器和全加器实验t502.3.1  实验类别t502.3.2  实验目的t502.3.3  实验原理t502.3.4  实验内容和要求t502.3.5  半加器实验步骤t512.3.6  全加器实验步骤t522.3.7  可研究与探索的问题t552.3.8  源代码t552.4  七段数码显示译码器实验t552.4.1  实验类别t552.4.2  实验目的t552.4.3  实验原理t562.4.4  实验内容和要求t562.4.5  实验步骤t582.4.6  可研究与探索的问题t592.4.7  源代码t592.5  计数器实验t602.5.1  实验类别t602.5.2  实验目的t602.5.3  实验原理t602.5.4  实验内容和要求t602.5.5  实验步骤t612.5.6  可研究与探索的问题t632.5.7  源代码t632.6  移位寄存器实验t642.6.1  实验类别t642.6.2  实验目的t642.6.3  实验原理t642.6.4  实验内容和要求t642.6.5  实验步骤(方案二)t662.6.6  可研究与探索的问题t682.6.7  源代码(实验设计方案二)t682.7  序列信号发生器实验t732.7.1  实验类别t732.7.2  实验目的t732.7.3  实验原理t742.7.4  实验内容和要求t742.7.5  可研究与探索的问题t762.8  序列检测器实验t762.8.1  实验类别t762.8.2  实验目的t762.8.3  实验原理t762.8.4  实验内容和要求t772.8.5  可研究与探索的问题t782.9  数字钟实验t782.9.1  实验类别t782.9.2  实验目的t782.9.3  实验原理t792.9.4  实验内容和要求t792.9.5  可研究与探索的问题t802.10  交通灯控制器实验t802.10.1  实验类别t802.10.2  实验目的t802.10.3  实验原理t802.10.4  实验内容和要求t802.10.5  可研究与探索的问题t82第3章  计算机组成原理实践t833.1  32位算术逻辑运算器实验t833.1.1  实验类型t833.1.2  实验目的t833.1.3  实验原理t833.1.4  实验内容和要求t843.1.5  可研究与探索的问题t853.2  存储器实验t853.2.1  实验类别t853.2.2  实验目的t853.2.3  实验原理t853.2.4  实验内容和要求t873.2.5  建议的实验步骤t873.2.6  可研究与探索的问题t893.3  指令系统实验t893.3.1  实验类别t893.3.2  实验目的t893.3.3  实验原理t893.3.4  实验内容和要求t903.3.5  可研究与探索的问题t903.4  单周期CPU实验t903.4.1  实验类别t913.4.2  实验目的t913.4.3  实验原理t913.4.4  实验内容和要求t923.4.5  可研究与探索的问题t923.5  多周期CPU实验t933.5.1  实验类别t933.5.2  实验目的t933.5.3  实验原理t933.5.4  实验内容和要求t943.5.5  可研究与探索的问题t953.6  中断实验t953.6.1  实验类别t953.6.2  实验目的t953.6.3  实验原理t953.6.4  实验内容和要求t963.6.5  可研究与探索的问题t97第4章  计算机体系结构实践t984.1  流水线CPU设计t984.1.1  实验类别t984.1.2  实验目的t984.1.3  实验原理t994.1.4  实验内容和要求t1034.1.5  实验步骤t1044.1.6  可研究与探索的问题t1104.2  流水线带Cache的CPU设计t1104.2.1  实验类别t1104.2.2  实验目的t1104.2.3  实验原理t1104.2.4  实验内容和要求t1124.2.5  可研究与探索的问题t113第5章  计算机组成与体系结构实践t1145.1  ALU实验t1145.1.1  实验类型t1145.1.2  实验目的t1145.1.3  实验原理t1145.1.4  实验内容和要求t1155.1.5  实验步骤t1165.1.6  可研究与探索的问题t1245.1.7  源代码t1255.2  存储器实验t1305.2.1  实验类型t1305.2.2  实验目的t1305.2.3  实验原理t1305.2.4  实验内容和要求t1315.2.5  FPGA中ROM定制与读出实验步骤t1315.5.6  FPGA的RAM定制与读写实验t1375.2.7  可研究与探索的问题t1395.2.8  源代码t1405.3  多周期控制器实验t1445.3.1  实验类型t1445.3.2  实验目的t1445.3.3  实验原理t1445.3.4  实验内容和要求t1455.3.5  实验步骤t1465.3.6  可研究与探索的问题t1485.3.7  源代码t1485.4  多周期CPU实验t1535.4.1  实验类型t1535.4.2  实验目的t1535.4.3  实验原理t1535.4.4  实验内容和要求t1555.4.5  实验步骤t1565.4.6  可研究与探索的问题t1575.4.7  源代码t157附录A  Icarus Verilog开发环境及使用t161A.1  Icarus Verilog的安装t161A.2  Icarus Verilog环境变量设置t162A.3  Icarus Verilog的使用t163附录B  Verilog HDL语法简介t171B.1  Verilog HDL基本结构t171B.2  数据类型及常量、变量t173B.3  运算符t175B.4  语句t176B.5  编译预处理语句t182B.6  测试台、系统任务和函数t183附录C  实验报告t185附录D  引脚对应关系表t188附录E  MIPS指令t193参考文献t203
作者介绍
成洁,女,湘潭大学计算机学院教师,湖南省线上线下混合式课程《计算机组成与体系结构》负责人,湘潭大学精品在线开放课程《计算机组成与体系结构》负责人。
序言

—  没有更多了  —

以下为对购买帮助不大的评价

此功能需要访问孔网APP才能使用
暂时不用
打开孔网APP