• Verilog HDL程序设计与实践
  • Verilog HDL程序设计与实践
  • Verilog HDL程序设计与实践
  • Verilog HDL程序设计与实践
  • Verilog HDL程序设计与实践
21年品牌 40万+商家 超1.5亿件商品

Verilog HDL程序设计与实践

馆藏书

10 2.0折 49 八五品

仅1件

河南信阳
认证卖家担保交易快速发货售后保障

作者云创工作室 编

出版社人民邮电出版社

出版时间2009-02

版次1

装帧平装

货号71

上书时间2024-05-09

诺宝书店1

已实名 已认证 进店 收藏店铺

   商品详情   

品相描述:八五品
图书标准信息
  • 作者 云创工作室 编
  • 出版社 人民邮电出版社
  • 出版时间 2009-02
  • 版次 1
  • ISBN 9787115193254
  • 定价 49.00元
  • 装帧 平装
  • 开本 16开
  • 纸张 胶版纸
  • 页数 398页
  • 字数 624千字
【内容简介】
本书系统讲解了Verilog HDL的基本语法和高级应用技巧,对于每个知识点都按照开门见山、自顶向下的方式来组织内容,在介绍相关知识点之前,先告诉读者其出现的背景、本质特征以及应用场景,让读者不仅掌握基本语法,还能够获得深层次理解。从结构上讲,本书以Verilog HDL的各方面开发为主线,遵照硬件应用系统开发的基本步骤和思路进行详细讲解,并穿插介绍ISE开发工具的操作技巧与注意事项,具备很强的可读性、指导性和实用性。

  本书可作为通信、电子、计算机等相关专业的教材,也适合电子设计和开发人员阅读,特别适合系统学习Verilog HDL的工程师阅读。本书也非常适合作为培训班的教材。
【目录】
第1章 EDA设计与Verilog HDL语言概述

 1.1 EDA设计概述

  1.1.1 EDA技术简介

  1.1.2 EDA与传统电子系统设计方法

  1.1.3 可编程逻辑器件对EDA技术的要求

 1.2 Verilog HDL语言简介

  1.2.1 硬件描述语言说明

  1.2.2 Verilog HDL语言的历史

  1.2.3 Verilog HDL语言的能力

  1.2.4 Verilog HDL和VHDL语言的比较

  1.2.5 Verilog HDL和C语言的比较

 1.3 Verilog HDL语言的描述层次说明

  1.3.1 Verilog HDL语言描述能力综述

  1.3.2 系统级和算法级建模

  1.3.3 RTL级建模

  1.3.4 门级和开关级建模

 1.4 基于Verilog HDL语言的CPLD/FPGA开发流程

 1.5 Verilog HDL语言的可综合与仿真特性

  1.5.1 VerilogHDL语句的可综合性说明

  1.5.2 Verilog HDL语句的仿真特性说明

 1.6 本章小结

 1.7 思考题

第2章 Verilog HDL基础与开发平台操作指南

 2.1 Verilog HDL程序开发的必备知识

  2.1.1数字的表示形式

  2.1.2常用术语解释

  2.1.3 Verilog HDL程序的优劣判断指标

 2.2 Verilog HDL程序设计模式

  2.2.1  自顶向下的设计模式

  2.2.2层次、模块化模式

  2.2.3 IP核的重用

 2.3 Xilinx Spartan 3E系列FPGA简介

  2.3.1 Spartan 3E系列FPGA简介

  2.3.2 Spartan 3E系列FPGA结构说明

 2.4 ISE快速入门

  2.4.1 ISE操作基础

  2.4.2 新建工程

  2.4.3 Verilog HDL代码的输入与功能仿真

  2.4.4 Xilinx IP核的使用

  2.4.5 用户约束输入

  2.4.6 综合与实现

  2.4.7 器件配置

 2.5 ModelSim快速入门

  2.5.1 ModelSim仿真软件的安装

  2.5.2 在ModelSim中指定Xilinx的仿真库

  2.5.3 ModelSim的基本操作

 2.6 本章小结

 2.7 思考题

第3章 Verilog HDL程序结构

 3.1 程序模块说明

  3.1.1 Verilog HDL模块的概念

  3.1.2 模块的基本结构

  3.1.3 端口说明

 3.2 Verilog HDL的层次化设计

  3.2.1 Verilog HDL层次化设计的表现形式

  3.2.2 模块例化

  3.2.3 参数映射

  3.2.4 在ISE中通过图形化方式实现层次化设计

 3.3 Verilog HDL语言的描述形式

  3.3.1 结构描述形式

  3.3.2 行为描述形式

  3.3.3 混合设计模式

 3.4 本章小结

 3.5 思考题

第4章 Verilog HDL语言基本要素

 4.1 标志符与注释

  4.1.1 标志符

  4.1.2 注释

 4.2 数字与逻辑数值

  4.2.1 逻辑数值

 ……

第5章 面向综合的行为描述语句

第6章 面向验证和仿真的行为描述语句

第7章 系统任务和编译处理语句

第8章 Verilog HDL可综合设计的难点解析

第9章 高级逻辑设计思想与代码风格

第10章 可综合状态机开发实例

第11章 常用逻辑的Verilog HDL实现

第12章 Xilinx硬核模块的调用

第13章 串口接口的Verilog HDL设计

参考文献
点击展开 点击收起

   相关推荐   

—  没有更多了  —

以下为对购买帮助不大的评价

此功能需要访问孔网APP才能使用
暂时不用
打开孔网APP