• 数字电路与系统 (第4版)
图书条目标准图
21年品牌 40万+商家 超1.5亿件商品

数字电路与系统 (第4版)

正版现货,品相完整,套书只发一本,多版面书籍只对书名

62.79 九品

仅1件

北京东城
认证卖家担保交易快速发货售后保障

作者唐洪

出版社电子工业出版社

出版时间2023-03

版次1

装帧其他

上书时间2024-09-12

图书-天下的书店

已实名 已认证 进店 收藏店铺

   商品详情   

品相描述:九品
图书标准信息
  • 作者 唐洪
  • 出版社 电子工业出版社
  • 出版时间 2023-03
  • 版次 1
  • ISBN 9787121451492
  • 定价 45.00元
  • 装帧 其他
  • 开本 16开
  • 页数 324页
  • 字数 518.4千字
【内容简介】
数字电子技术是信息、通信、计算机、控制等领域工程技术人员必须掌握的基本理论和技能,本书主要讲解了数字逻辑基础,逻辑门电路,逻辑代数基础,组合逻辑电路,触发器,时序逻辑电路,脉冲波形的产生与变换,数字系统设计基础,数模与模数转换,半导体存储器及可编程逻辑器件,硬件描述语言Verilog HDL等内容。第4版总结近年来使用本书教学和学习经验,对本书的章节、部分内容、部分习题进行调整、增删和修改。为了保持数字电路基本知识和基础理论的连贯性,同时适应信息科学的迅速发展,本书保留了有关数制、逻辑代数、触发器原理、组合逻辑电路、时序逻辑电路、模数数模转换等原有的基本内容。
【作者简介】
唐洪,大连理工大学教授,博士生导师,。研究生物医学信号处理,擅长心电、心音、脉搏波等信号分析。2006年毕业于大连理工大学信号与信息处理专业,获博士学位。2011年起,任副教授。2020年起,任教授。主持完成青年基金项目等多项。近年在国际、国内高水平期刊、重要学术刊物和国际会议上发表学术论文五十余篇。多次获得辽宁省自然科学学术成果(论文类)一等奖。
【目录】
目    录

第1章  数字逻辑基础1

1.1  概述1

1.2  数制与编码3

1.3  逻辑代数与运算法则10

1.3.1  基本逻辑运算10

1.3.2  逻辑代数的基本定律11

1.3.3  逻辑代数的基本规则11

1.4  逻辑函数的标准形式12

1.4.1  最小项和标准与或式12

1.4.2  最大项和标准或与式14

1.4.3  最大项与最小项的关系15

1.5  逻辑函数的公式化简法16

1.6  逻辑函数的卡诺图化简法17

1.6.1  卡诺图17

1.6.2  用卡诺图表示逻辑函数18

1.6.3  用卡诺图化简逻辑函数18

1.6.4  具有随意项的逻辑函数化简20

1.6.5  引入变量卡诺图22

习题22

第2章  逻辑门电路30

2.1  概述30

2.2  逻辑门电路介绍30

2.2.1  基本逻辑门电路30

2.2.2  复合逻辑门电路31

2.3  TTL逻辑门电路33

2.3.1  TTL与非门33

2.3.2  TTL与非门的电气特性36

2.3.3  其他类型TTL门电路38

2.4  MOS门电路43

2.4.1  NMOS门电路43

2.4.2  CMOS电路45

2.4.3  CMOS电路特点47

2.4.4  集成电路使用注意事项47

2.5  TTL与CMOS电路的连接48

2.6  TTL、CMOS常用芯片介绍49

习题50

第3章  组合逻辑电路57

3.1  组合逻辑电路分析57

3.2  组合逻辑电路设计58

3.3  典型组合逻辑电路—编码器61

3.3.1  普通编码器61

3.3.2  优先编码器62

3.4  典型组合逻辑电路—译码器65

3.4.1  二进制译码器65

3.4.2  码制变换译码器68

3.4.3  显示译码器69

3.5  典型组合逻辑电路—数据选择器73

3.5.1  数据选择器73

3.5.2  数据选择器实现逻辑函数74

3.6  典型组合逻辑电路—数值比较器76

3.6.1  一位数值比较器77

3.6.2  四位数值比较器748577

3.6.3  数值比较器的位数扩展78

3.7  典型组合逻辑电路—加法电路78

3.7.1  半加器79

3.7.2  全加器79

3.7.3  超前进位加法器7428380

*3.8  组合逻辑电路的竞争冒险82

3.8.1  竞争冒险的分类与判别82

3.8.2  竞争冒险消除方法83

习题84

第4章  触发器90

4.1  电平触发的触发器90

4.1.1  基本RS触发器90

4.1.2  时钟触发器94

4.2  脉冲触发的触发器99

4.2.1  主从RS触发器99

4.2.2  主从JK触发器100

4.3  边沿触发的触发器104

4.3.1  TTL边沿触发器104

4.3.2  CMOS边沿触发器107

4.4  触发器的分类和区别109

*4.5  触发器之间的转换111

4.6  触发器的典型应用112

习题113

第5章  时序逻辑电路119

5.1  时序逻辑电路的基本概念119

5.1.1  时序逻辑电路的结构及特点119

5.1.2  时序逻辑电路的分类120

5.1.3  时序逻辑电路的表示方法120

5.2  同步时序逻辑电路的一般分析方法121

5.3  同步时序逻辑电路的设计124

5.4  计数器132

5.4.1  4位二进制同步集成计数器74161132

5.4.2  8421BCD码同步加法计数器74160133

5.4.3  同步二进制加法计数器74163134

5.4.4  二-五-十进制异步加法计数器74290134

5.4.5  集成计数器的应用136

5.5  寄存器141

5.5.1  寄存器74175141

5.5.2  移位寄存器142

5.5.3  集成移位寄存器74194143

5.5.4  移位寄存器构成的移位型计数器145

5.6  序列信号发生器147

5.6.1  计数型序列信号发生器147

5.6.2  移位型序列信号发生器148

习题150

第6章  脉冲波形的产生与变换157

6.1  矩形脉冲信号的基本参数157

6.2  555定时器157

6.3  施密特触发器158

6.3.1  555定时器构成的施密特触发器159

6.3.2  门电路构成的施密特触发器160

6.3.3  集成施密特触发器161

6.3.4  施密特触发器的应用162

6.4  单稳态触发器164

6.4.1  TTL与非门组成的微分型单稳态触发器164

6.4.2  555定时器构成的单稳态触发器166

6.4.3  集成单稳态触发器167

6.4.4  单稳态触发器的应用170

6.5  多谐振荡器172

6.5.1  555定时器构成的多谐振荡器173

6.5.2  TTL与非门构成的多谐振荡器175

6.5.3  石英晶体振荡器176

6.5.4  施密特触发器构成的多谐振荡器177

6.5.5  多谐振荡器的应用179

习题179

第7章  数模转换与模数转换184

7.1  数模转换电路184

7.1.1  数模转换关系184

7.1.2  权电阻网络DAC185

7.1.3  R-2R梯形电阻网络DAC186

7.1.4  R-2R倒梯形电阻网络DAC187

7.1.5  电流激励DAC188

7.1.6  集成数模转换电路188

7.1.7  DAC的主要技术指标193

7.2  模数转换电路195

7.2.1  ADC的工作过程195

7.2.2  并行比较型ADC198

7.2.3  并/串型ADC200

7.2.4  逐次逼近型ADC201

7.2.5  双积分型ADC203

7.2.6  集成ADC204

7.2.7  ADC的主要技术指标207

习题208

第8章  半导体存储器及可编程逻辑器件212

8.1  半导体存储器概述212

8.1.1  半导体存储器的分类212

8.1.2  存储器的技术指标213

8.2  随机存储器(RAM)213

8.2.1  RAM的基本结构213

8.2.2  RAM芯片简介217

8.2.3  RAM的容量扩展218

8.3  只读存储器(ROM)220

8.3.1  ROM的分类220

8.3.2  ROM的结构与基本原理221

8.3.3  ROM应用222

*8.4  可编程逻辑器件(PLD)225

8.4.1  可编程逻辑器件概述225

8.4.2  可编程逻辑器件的基本结构和电路表示方法226

8.4.3  复杂可编程逻辑器件(CPLD)228

8.4.4  现场可编程门阵列(FPGA)232

8.4.5  CPLD/FPGA设计方法与编程技术237

习题240

第9章  数字系统设计基础246

9.1  数字系统概述246

9.1.1  数字系统的结构246

9.1.2  数字系统的定时246

9.1.3  数字系统设计的一般过程247

9.2  ASM图表247

9.2.1  ASM图表的符号247

9.2.2  ASM图表的含义249

9.2.3  ASM图表的建立250

9.3  数字系统设计251

习题260

第10章  硬件描述语言Verilog HDL262

10.1  Verilog HDL的基本知识262

10.1.1  什么是Verilog HDL262

10.1.2  Verilog HDL的发展历史262

10.1.3  Verilog HDL程序的基本结构263

10.2  Verilog HDL的基本元素265

10.2.1  注释符265

10.2.2  标识符266

10.2.3  关键字266

10.2.4  间隔符266

10.2.5  操作符266

10.2.6  数据类型270

10.3  Verilog HDL的基本语句275

10.3.1  过程结构语句275

10.3.2  语句块277

10.3.3  时序控制278

10.3.4  赋值语句279

10.3.5  分支语句280

10.3.6  循环语句282

10.4  Verilog HDL程序设计实例283

10.4.1  基本逻辑门电路设计283

10.4.2  组合逻辑电路设计286

10.4.3  时序逻辑电路设计292

10.4.4  数字系统设计实例298

10.5  Verilog HDL的模拟仿真301

10.5.1  Quartus II开发软件301

10.5.2  ModelSim开发软件302

10.5.3  仿真实例302

习题310

参考文献311
点击展开 点击收起

   相关推荐   

—  没有更多了  —

以下为对购买帮助不大的评价

此功能需要访问孔网APP才能使用
暂时不用
打开孔网APP