• CPU/SOC及外围电路应用设计:基于FPGA/CPLD
  • CPU/SOC及外围电路应用设计:基于FPGA/CPLD
  • CPU/SOC及外围电路应用设计:基于FPGA/CPLD
  • CPU/SOC及外围电路应用设计:基于FPGA/CPLD
  • CPU/SOC及外围电路应用设计:基于FPGA/CPLD
  • CPU/SOC及外围电路应用设计:基于FPGA/CPLD
21年品牌 40万+商家 超1.5亿件商品

CPU/SOC及外围电路应用设计:基于FPGA/CPLD

29 5.3折 55 九品

仅1件

河南信阳
认证卖家担保交易快速发货售后保障

作者林容益 著

出版社北京航空航天大学出版社

出版时间2004-01

版次1

装帧平装

货号h4

上书时间2024-07-29

墨香访古书店

三年老店
已实名 已认证 进店 收藏店铺

   商品详情   

品相描述:九品
图书标准信息
  • 作者 林容益 著
  • 出版社 北京航空航天大学出版社
  • 出版时间 2004-01
  • 版次 1
  • ISBN 9787810774321
  • 定价 55.00元
  • 装帧 平装
  • 开本 16开
  • 纸张 其他
  • 页数 510页
  • 正文语种 简体中文
【内容简介】
《CPU/SOC及外围电路应用设计:基于FPGA/CPLD》详尽介绍了简易8位CPU(含RISC)架构体系开发、设计及模拟测试的方法,各种CPU的外围设计模拟测试和CPU连接架构成单片机及SOC的方法。同时也对现代高速16/32位CPU架构体系开发测试和实例以及现代SOPC发展平台作了详尽的介绍分析,并配有例题程序光盘一张,方便读者学习使用。《Java应用开发教程》可作为电子、电机、计算机、控制等专业的学生和从事VLSI、CPU、SOC芯片设计应用的科研人员的参考用书。
【目录】
第1章简易单片机的结构及其开发模拟测试
1.1CPLD设置CPU的HDL描述硬件结构说明
1.1.1CPLD设置CPU的HDL使用LPM模块简介
1.1.2CPLD设置CPU的HDL使用寄存器简介
1.1.3程序存储器的设置设计及取指(Fetch)
1.1.4程序存储器的取指(Fetch)
1.1.5CPU内部寄存器及数据的运算控制示意图
1.1.6CPIU的HDL描述I/O设置及PROM设置控制
1.1.7RISCPU3.TDF完整电路描述
1.2RISCPU3.TDF、电路测试及模拟
1.3RISCPU3结构特性讨论
1.4流水线处理结构的高速RISCPtJ4简介
1.4.1RISCPU4流水线的指令取指Fetch/Dec解码
1.4.2RISCPU4流水线的运算单元读取及解码(OP/RD)电路
1.4.3RISCPU4流水线解码(OP/RD)控制信号输出电路
1.4.4RISCPU4流水线执行EXE控制电路
1.4.5RISCPU4流水线完整电路描述
1.4.6RISCPU4流水线电路功能的模拟检测
1.4.7数据相依冒险的自动检测处理
1.4.8实例
1.4.9结论

第2章灵活性指令码的单片机结构及开发模拟测试
2.116位PD程序存储器44个精简指令RISC单片机指令结构简介
2.244个精简指令RISC单片机的I/O构建及其与CPIJ的连接简介
2.2.116位具输入比较和捕捉功能的计数计时器CTC
2.2.212位的脉冲宽调变PWM外围电路
2.2.3PPIO外围电路及CNTPl6和PWMl2对应I/O寄存器寻址联结控制
2.2.4中断的处理及连接
2.3具有相当功能的单片机RISCPtJ8电路设计与描述
2.3.1RISCPIJ8.TDF的ALU运算处理
2.3.2RISCPU8.TDF的解码及控制Control信号运算处理
2.3.3RISCPIJ8.TDF的程序转移及寄存器数据回写WB运算处理
2.4RISCPU8.TDF、的完整程序描述处理
2.5RISCPU8.TDF、的程序编写及模拟测试件库
2.6RISCPU8.TDF的程序编写及实例测试
2.6.1EPlK50TCl44.3主机板和SNCPLDE3测试实验器介绍
2.6.2RISCPU8的程序编写及实例测试

第3章SOC及强化外围的单片机结构和开发模拟测试
3.1SOC强化外围模块电路精简指令RISC单片机简介
3.2硬件乘除法器及外加存储器的读写设置及连接和模拟测试
3.2.1硬件乘除法器的设计设置及连接
3.2.2外加存储器的读写控制设置及连接
3.2.3乘除法器及外加存储器的读写模拟测试
3.2.4精简指令RISCPUA的整体架构
3.2.5讨论
3.3键盘扫描及7段LED显示和LCD字形显示器接口电路
3.3.1硬件键盘扫描接口电路的设计
3.3.24位7段LED扫描显示及硬件键盘扫描接口电路的连接
3.3.3LCD显示模块的驱动接口电路及其连接
3.4简易的VGA屏幕显示控制接口电路
3.4.1简易的色条产生器(ColorBarGenerator)
3.4.2简易的字形显示器(CharacterGenerator)
3.5简易串行非同步UART接口电路
3.5.1波特率产生器(BaudrateGenerato)
3.5.2UARI、的发送TFX控制电路
3.5.3UART的接收RX控制电路
3.5.4UART的整合电路
3.6IC串行同步传输电路
3.7SCI串行同步传输电路
3.8模拟比较器
3.9ADC转换电路
3.10高速的ADC转换读取及寄存
3.10.1ADC的转换及读取控制设置
3.10.2ADC转换读取并予解码扫描显示于7段LED的控制
3.10.3高速的ADC纪录储存后予以输出显示控制
3.11电路的测试及实例
3.12结论

第4章JTAG及DMA和QEP。DB死区接口电路
4.1JTAG接口电路简介
4.1.1JTAG的边界电路扫描(BoundaryScan)
4.1.2JTAG的电路结构
4.1.3简易的JTAG的电路结构设置设计和模拟
4.2直接存储器读写DMA(DirectMemoryAccess)接口电路
4.3四象限编码器QEP检测及死区(DeadBand)控制接口电路
4.3.1四象限编码器QEP(QuardEncoderPort)检测
4.3.2死区(Dead.Band)控制设置电路
4.3.3四象限编码器QEP(QuarldEncoderPort)检测计数接口电路
4.4实验测试与实例

第5章通用型单片机指令架构分析及特性简介
5.1通用型单片机
5.2改良型8051单片机系列
5.3强化型RISCAVR单片机系列
5.4全世界8位MCU居于第二位的PIC系列产品
5.4.1含有模拟放大器OPA及DAC接口的特殊PIC单片机
5.4.2含有CAN及ADC,PWM控制运算的MCU单片机
5.4.3具有DSP的运算的DSPMCU单片机
5.5TI单片机MSP430芯片系列
5.5.1MSP430F14X的电路结构简介
5.5.2MSP430F14X的指令模态结构简介
5.5.3MSP430F14X特殊外围电路简介
5.6DSP单片机龙头TI的TMS320C54X系列
5.6.1TMS320C542的CPIJ结构
5.6.2TMS320C542寻址模式及其对应数据转载指令格式分析和分类
5.6.3TMS320C54X的流水线(Pipeline)指令运算
5.6.4TMS320C54X的外围电路
5.6.5一个良好的DSP开发软件
5.7新加坡商Cypress的第一个含有LISB外围单片机
5.7.1USB接口简介
5.7.2新加坡Cypress的PSoC单片机
5.8专为机电控制的TMS320F24XDSP单片机简介
5.9练习

第6章多重周期CPU的架构设计开发及模拟测试
6.1SMCU的架构设计设置及模拟测试
6.2实际SMCU的40个指令以VHDL设计设置
6.3实际SMCU的测试程序编辑及其对应模拟波形
6.4SMCU6的综合讨论
6.5加入一个16位乘或除16位运算的CPIJ
6.5.1以MAXPLUS2的MegaWinzardPlug.InManager建立乘除法器元
6.5.2引入乘除法器的电路描述
6.5.3引入乘除法器的电路模拟及测试
6.6讨论及实例

第7章MIPS单一执行周期CPU架构设计设置及模拟测试
7.1MIPSCPIJ的指令架构说明
7.2简化的MIPSCPU架构设计描述
7.2.1Fetch取指指令运算描述
7.2.2Decode指令解码运算描述
7.2.3Control控制信号的解码输出描述
7.2.4Dmemory数据寄存器的读写控制描述
7.2.5指令执行Exe的执行描述
7.2.6完整的简化MIPS组构描述
7.3测试程序的编写
7.4在MAXPLUS2的波形编辑模拟环境下作指令执行检测
7.5练习和实例

第8章流水线MIPS设计及转移冒险的处理和测试
18.1简介
8.2MIPS流水线处理及设计描述
8.2.1MIPS流水线的取指Fetch及程序计数器PC的运算
8.2.2MIPS流水线的指令解码ID及寄存器内容的读写
8.2.3MIPS流水线的指令控制信号Control输出电路设计描述
8.2.4MIPS流水线的指令执行。Execute电路设计描述
8.2.5MIPS流水线的数据存储器的读写控制Dmemoryp电路设计描述
8.2.6MIPS流水线的整合描述MIPS2T.VHD的电路设计描述
8.3MIPS流水线CPU的功能模拟及检测
8.4流水线对应于数据序执行所产生的数据冒险(Hatzard)
8.5流水线数据冒险(Harzard)自动处理的电路结构描述及检测
8.5.1在第4层的数据存储器读出LW运算流水线数据冒险自动处理
8.5.2如LW运算流水线数据冒险的STALL寄存运算模拟测试
8.6练习与实例

第9章32位存储器及寄存器的流水线MIPS结构
9.132位存储器及寄存器的流水线MIPS简介
9.1.1取指的IFETC2TlT4.VHD的修改
9.1.2指令解码及寄存器的数据读写IDECODTT4.VHD的修改
9.1.3数据存储器读写DMEMORYT4.VHD的修改
第10章高级MCU结构分析及ARM简介
点击展开 点击收起

   相关推荐   

—  没有更多了  —

以下为对购买帮助不大的评价

此功能需要访问孔网APP才能使用
暂时不用
打开孔网APP