• 数字逻辑电路与系统设计
图书条目标准图
21年品牌 40万+商家 超1.5亿件商品

数字逻辑电路与系统设计

17.47 5.9折 29.8 九五品

仅1件

河北廊坊
认证卖家担保交易快速发货售后保障

作者蒋立平 主编

出版社电子工业出版社

出版时间2008

装帧线装

货号A8

上书时间2024-11-22

   商品详情   

品相描述:九五品
图书标准信息
  • 作者 蒋立平 主编
  • 出版社 电子工业出版社
  • 出版时间 2008
  • ISBN 9787121063794
  • 定价 29.80元
  • 装帧 线装
  • 开本 26cm
  • 页数 310页
  • 正文语种 简体中文
【内容简介】
本书主要内容包括:数字逻辑基础、逻辑门电路、组合逻辑电路、常用组合逻辑功能器件、时序逻辑电路、常用时序逻辑功能器件、半导体存储器和可编程逻辑器件、脉冲信号的产生与整形、数模和模数转换。
【目录】
 *
绪论
第1章 数字逻辑基础
 1.1 数制与数制转换
 1.1.1 十进制
 1.1.2 二进制
 1.1.3 十六进制和八进制
 1.1.4 二进制数与十进制数之间的转换
 1.1.5 二进制数与十六进制数及八进制数之间的转换
 1.2 几种简单的编码
 1.2.1 二-十进制(BCD码)
 1.2.2 格雷码
 1.2.3 奇偶校验码
 1.2.4 字符数字码
 1.3 算术运算
 1.4 逻辑代数中的逻辑运算
 1.4.1 基本逻辑运算
 1.4.2 复合逻辑运算
 1.4.3 正逻辑与负逻辑
 1.5 逻辑代数的基本定律和规则
 1.6 逻辑函数的标准形式
 1.6.1 常用的逻辑函数式
 1.6.2 函数的与或式和或与式
 1.6.3 *小项和*大项
 1.6.4 逻辑函数的标准与或式和标准或与式
 1.7 逻辑函数式与真值表
 1.8 逻辑函数的化简
 1.8.1 公式化简法
 1.8.2 卡诺图化简法
 1.8.3 不完全确定的逻辑函数及其化简
 1.8.4 逻辑函数式化简为其他形式
 1.8.5 奎恩—麦克拉斯基化简法
 1.8.6 多输出逻辑函数的化简
 复习思考题
 习题
第2章 逻辑门电路
 2.1 晶体管的开关特性
 2.2 分立元件门电路
 2.3 TTL门电路
 2.3.1 TTL与非门的电路结构
 2.3.2 TTL与非门的电压传输特性
 2.3.3 TTL与非门静态输入特性与输出特性
 2.3.4 TTL与非门的动态特性
 2.3.5 其他类型的TTL门电路
 2.3.6 TTL数字集成电路
 2.4 其他类型双极型数字集成电路
 2.4.1 ECL门电路
 2.4.2 I2L电路
 2.5 CMOS门电路
 2.5.1 CMOS反相器的电路结构
 2.5.2 CMOS反相器的电压传输特性和电流传输特性
 2.5.3 CMOS反相器的静态输入特性和输出特性
 2.5.4 CMOS反相器的动态特性
 2.5.5 其他类型的CMOS门电路
 2.5.6 CMOS数字集成电路
 2.5.7 CMOS集成电路的主要特点和使用注意事项
 2.6 其他类型的MOS数字集成电路
 2.6.1 PMOS门电路
 2.6.2 NMOS门电路
 2.6.3 E2CMOS电路
 2.7 Bi-CMOS电路
 2.8 TTL与CMOS电路的接口
 复习思考题
 习题
第3章 组合逻辑电路
 3.1 概述
 3.2 组合逻辑电路的分析
 3.3 组合逻辑电路的设计
 3.4 组合逻辑电路中的冒险
 3.4.1 功能冒险与消除方法
 3.4.2 逻辑冒险与消除方法
 3.5 可编程逻辑器件和VHDL概述
 3.5.1 VHDL基本结构
 3.5.2 VHDL中的中间信号
 3.5.3 VHDL描述逻辑电路的进程形式
 复习思考题
 习题
VHDL编程设计题
第4章 常用组合逻辑功能器件
 4.1 自顶向下的模块化设计方法
 4.2 编码器
 4.2.1 二进制编码器
 4.2.2 二-十进制编码器
 4.2.3 通用编码器集成电路
 4.2.4 编码器应用举例
 4.2.5 编码器的VHDL描述
 4.3 译码器/数据分配器
 4.3.1 二进制译码器
 4.3.2 二-十进制译码器
 4.3.3 通用译码器集成电路
 4.3.4 数据分配器
 4.3.5 显示译码器
 4.3.6 译码器应用举例
 4.3.7 译码器的VHDL描述
 4.4 数据选择器
 4.4.1 数据选择器的电路结构
 4.4.2 通用数据选择器集成电路
 4.4.3 数据选择器应用举例
 4.4.4 数据选择器的VHDL描述
 4.5 算术运算电路
 4.5.1 基本加法器
 4.5.2 高速加法器
 4.5.3 通用加法器集成电路
 4.5.4 加法器应用举例
 4.5.5 加法器电路的VHDL描述
 4.6 数值比较器
 4.7 代码转换器
 4.7.1 BCD-二进制码转换器
 4.7.2 通用BCD-二进制和二进制-BCD码转换器集成电路
 4.7.3 代码转换电路的VHDL描述
 4.8 数字系统设计举例——算术逻辑单元
 复习思考题
 习题
 VHDL编程设计题
第5章 时序逻辑电路
 5.1 概述
 5.2 锁存器
 5.2.1 普通锁存器
 5.2.2 门控锁存器
 5.3 触发器
 5.3.1 主从触发器
 5.3.2 边沿触发器
 5.4 触发器使用中的几个问题
 5.4.1 触发器逻辑功能的转换
 5.4.2 触发器的脉冲工作特性
 5.4.3 触发器的合理选用及使用注意事项
 5.5 触发器应用举例
 5.6 时序逻辑电路的分析与设计
 5.6.1 同步时序逻辑电路的分析
 5.6.2 异步时序逻辑电路的分析
 5.6.3 同步时序逻辑电路的设计
 5.6.4 有限状态机的VHDL描述
 5.7 时序逻辑电路中的冒险
 5.7.1 异步时序逻辑电路中的冒险
 5.7.2 同步时序逻辑电路中的冒险
 5.7.3 消除时序逻辑电路冒险的方法
 复习思考题
 习题
 VHDL编程设计题
第6章 常用时序逻辑功能器件
 6.1 计数器
 6.1.1 异步计数器
 6.1.2 同步计数器
 6.1.3 计数器应用
 6.1.4 计数器的VHDL描述
 6.2 寄存器和移位寄存器
 6.2.1 寄存器
 6.2.2 移位寄存器
 6.2.3 移位寄存器应用举例
 6.2.4 移位寄存器型计数器
 6.2.5 移位寄存器的VHDL描述
 复习思考题
 习题
 VHDL编程设计题
第7章 半导体存储器和可编程逻辑器件
 7.1 概述
 7.2 半导体存储器
 7.2.1 半导体存储器概述
 7.2.2 只读存储器(ROM)
 7.2.3 随机存取存储器(RAM)
 7.3 可编程逻辑器件(PLD)
 7.3.1 PLD概述
 7.3.2 可编程阵列逻辑(PAL)
 7.3.3 通用阵列逻辑(GAL)
 7.3.4 复杂的可编程逻辑器件(CPLD)
 7.3.5 现场可编程门阵列(FPGA)
 7.3.6 PLD的开发过程
 复习思考题
 习题
第8章 脉冲信号的产生与整形
 8.1 555集成定时器
 8.2 施密特触发电路
 8.3 单稳态触发电路
 8.3.1 用555定时器构成单稳态触发电路
 8.3.2 用施密特触发电路构成单稳态触发电路
 8.3.3 集成单稳态触发电路
 8.3.4 单稳态触发电路的应用
 8.3.5 单稳态触发电路的VHIDL描述
 8.4 多谐振荡器
 8.4.1 用555定时器构成多谐振荡器
 8.4.2 用施密特触发电路构成多谐振荡器
 8.4.3 石英晶体多谐振荡器
 复习思考题
 习题
第9章 数模和模数转换
 9.1 D/A转换器
 9.1.1 D/A转换器的基本原理
 9.1.2 权电阻网络D/A转换器
 9.1.3 倒T形电阻网络D/A转换器
 9.1.4 集成D/A转换器及主要技术参数
 9.2 A/D转换器
 9.2.1 A/D转换器的基本原理
 9.2.2 逐次逼近型A/D转换器
 9.2.3 双积分型A/D转换器
 9.2.4 集成A/D转换器及主要技术参数
 复习思考题
 习题
参考文献
点击展开 点击收起

—  没有更多了  —

以下为对购买帮助不大的评价

此功能需要访问孔网APP才能使用
暂时不用
打开孔网APP