• 数字电子技术(第10版)(英文版)
图书条目标准图
21年品牌 40万+商家 超1.5亿件商品

数字电子技术(第10版)(英文版)

12.3 2.1折 59.8 九品

仅1件

北京海淀
认证卖家担保交易快速发货售后保障

作者[美]Thomas L. Floyd 著;余璆 改编

出版社电子工业出版社

出版时间2011-10

版次10

装帧平装

货号A2

上书时间2024-11-16

新起点书店

四年老店
已实名 已认证 进店 收藏店铺

   商品详情   

品相描述:九品
图书标准信息
  • 作者 [美]Thomas L. Floyd 著;余璆 改编
  • 出版社 电子工业出版社
  • 出版时间 2011-10
  • 版次 10
  • ISBN 9787121132575
  • 定价 59.80元
  • 装帧 平装
  • 开本 16开
  • 纸张 胶版纸
  • 页数 576页
  • 字数 99999千字
  • 丛书 国外电子与通信教材系列
【内容简介】
  《数字电子技术(第10版)(英文版)》是一本关于数字电子技术的经典教材,并专门针对国内教学的实际情况进行了缩减。《数字电子技术(第10版)(英文版)》主要介绍了数字电子技术的基本概念、数制、逻辑门、布尔代数和逻辑化简、组合逻辑分析、组合逻辑的作用、计数器、移位寄存器、存储器、可编程逻辑与软件、集成电路技术等。全书的特色在于示例与习题丰富、图解清晰、语言流畅、写作风格简约。
【目录】
CONTENTS

Chapter 1 Introductory Concepts

1-1 Digital and Analog Quantities

1-2 Binary Digits, Logic Levels, and Digital Waveforms

1-3 Fixed-Function Integrated Circuits

Chapter 2 Number Systems, Operations, and Codes

2-1 Decimal Numbers

2-2 Binary Numbers

2-3 Decimal-to-Binary Conversion

2-4 Binary Arithmetic

2-5 1\\\'s and 2\\\'s Complements of Binary Numbers

2-6 Signed Numbers

2-7 Arithmetic Operations with Signed Numbers

2-8 Hexadecimal Numbers

2-9 Octal Numbers

2-10 Binary Coded Decimal (BCD)

2-11 Digital Codes

2-12 Error Detection Codes

Chapter 3 Logic Gates

3-1 The Inverter

3-2 The AND Gate

3-3 The OR Gate

3-4 The NAND Gate

3-5 The NOR Gate

3-6 The Exclusive-OR and Exclusive-NOR Gates

3-7 Fixed-Function Logic

Chapter 4 Boolean Algebra and Logic Simplification

4-1 Boolean Operations and Expressions

4-2 Laws and Rules of Boolean Algebra

4-3 DeMorgan\\\'s Theorems

4-4 Boolean Analysis of Logic Circuits

4-5 Simplification Using Boolean Algebra

4-6 Standard Forms of Boolean Expressions

4-7 Boolean Expressions and Truth Tables

4-8 The Karnaugh Map

4-9 Karnaugh Map SOP Minimization

4-10 Five-Variable Karnaugh Maps

System Application Activity

Chapter 5 Combinational Logic Analysis

5-1 Basic Combinational Logic Circuits

5-2 Implementing Combinational Logic

5-3 The Universal Property of NAND and NOR Gates

5-4 Combinational Logic Using NAND and NOR Gates

5-5 Logic Circuit Operation with Pulse Waveform Inputs

System Application Activity

Chapter 6 Functions of Combinational Logic

6-1 Basic Adders

6-2 Parallel Binary Adders

6-3 Ripple Carry Versus took-Ahead Adders

6-4 Comparators

6-5 Decoders

6-6 Encoders

6-7 Code Converters

6-8 Multiplexers (Data Selectors)

6-9 Demultiplexers

6-10 Parity Generators/Checkers

System Application Activity

Chapter 7 Latches, Flip-Flops, and Timers

7-1 Latches

7-2 Edge-Triggered Flip-Flops

7-3 Flip-Flops Operating Characteristics

7-4 Flip-Flops Applications

7-5 One-Shots

7-6 The Astable Multivibrator

System Application Activity

Chapter 8 Counters

8-1 Asynchronous Counters

8-2 Synchronous Counters

8-3 Up/Down Synchronous Counters

8-4 Design of Synchronous Counters

8-5 Cascaded Counters

8-6 Counter Decoding

8-7 Counter Applications

8-8 Logic Symbols with Dependency Notation

System Application Activity

Chapter 9 Shift Registers

9-1 Basic Shift Register Operations

9-2 Serial In/Serial Out Shift Registers

9-3 Serial In/Parallel Out Shift Registers

9-4 Parallel In/Serial Out Shift Registers

9-5 Parallel In/Parallel Out Shift Registers

9-6 Bidirectional Shift Registers

9-7 Shift Register Counters

9-8 Shift Register Applications

9-9 Logic Symbols with Dependency Notation

System Application Activity

Chapter 10 Memory and Storage

10-1 Memory Basics

10-2 The Random-Access Memory (RAM)

10-3 The Read-Only Memory (RAM)

10-4 Programmable ROMs

10-5 The Flash Memory

10-6 Memory Expamsion

10-7 Special Types of Memories

10-8 Magnetic and Optical Storage

System Application Activity

Chapter 11 Signal Interfacing and Processing

11-1 Converting Analog Signals to Ditital

11-2 Analog-to-Digital Conversion Methods

11-3 Digital-to-Analog Conversion Methods

11-4 Digital Signal Processing Basics

Chapter 12 Integrated Circuit Technologies

12-1 Basic Operational Characteristics and Parameters

12-2 CMOS Circuits

12-3 TTL (Bipolar) Circuits

12-4 Practical Considerations in the Use of TTL.

12-5 Comparison of CMOS and TTL Performance

12-6 Emitter-Coupled Logic (ECL) Circuits

12-7 PMOS, NMOS, and E2CMOS

Appendix A Karnaugh Map POS Minimization

Appendix B The Quine-McCluskey Method

Appendix C NI Multisim for Circuit Simulation

Answers to Odd-Numbered Problems
点击展开 点击收起

—  没有更多了  —

以下为对购买帮助不大的评价

此功能需要访问孔网APP才能使用
暂时不用
打开孔网APP