• 高性能超标量CPU
  • 高性能超标量CPU
21年品牌 40万+商家 超1.5亿件商品

高性能超标量CPU

正版新书 新华官方库房直发 可开电子发票

78.55 6.6折 119 全新

库存16件

江苏南京
认证卖家担保交易快速发货售后保障

作者李东声[等]编著

出版社机械工业出版社

ISBN9787111724605

出版时间2023-03

版次1

装帧平装

开本16开

纸张胶版纸

页数264页

字数363千字

定价119元

货号SC:9787111724605

上书时间2024-05-07

江苏读客文化

四年老店
已实名 已认证 进店 收藏店铺

   商品详情   

品相描述:全新
全新正版 提供发票
商品描述
主编推荐:
《高性能超标量CPU:微架构剖析与设计》融合了多位一线自研高性能处理器资深工程师多年工作经验,以业界主流高性能CPU规格为基准,全面深入讲解微架构设计与优化,循序渐进、由浅入深。书中配有二维码视频,使读者身临其境,迅速、深入地掌握各种经验和技巧。本书还附赠ubuntu虚拟机,供广大学者使用。虚拟机内包含RISC-V工具链,以及多个开源RISC-V CPU项目,可以进行RISC-V CPU的仿真和学习。
内容简介:
《高性能超标量CPU:微架构剖析与设计》基于当前主流的高性能CPU设计规格,全面介绍了高性能超标量CPU微架构的设计,并做出对应的分析。主要内容包括业界主流高性能处理器架构及超标量流水线背景知识(第1章);CPU前端,包括指令提取单元、分支预测单元、指令译码单元的设计和优化,以及指令缓存的相关设计(第2、3章);分支预测单元的原理、设计和优化,寄存器重命名与发射队列的原理和设计(第4、5章);执行单元与浮点运算单元的设计实现(第6、7章);访存单元与数据缓存设计(第8章);重排序缓冲的原理及设计(第9章);Intel P6 CPU微架构设计实例(第10章)。微架构设计对应于指令的生命周期,为读者提供直观和清晰的视角,便于读者对高性能CPU设计深入理解。

《高性能超标量CPU:微架构剖析与设计》提供了高清学习视频,读者可以直接扫描二维码观看。

《高性能超标量CPU:微架构剖析与设计》可作为从事高性能CPU相关研发工作专业人员的参考书,或用作高等院校计算机及集成电路相关专业研究生和高年级本科生的教学参考用书,也可供对CPU设计感兴趣的读者阅读。

目录:


前言

第1章 CPU架构与流水线技术概述

1.1复杂指令集与精简指令集概述

1.2ARM指令集概述

1.2.1条件执行与跳转类指令定义

1.2.2数据处理与访存类指令定义

1.3RISC-V指令集概述

1.3.1寄存器结构与特权模式定义

1.3.2RISC-V指令概述

1.4MIPS指令集概述

1.5超标量CPU设计概述

1.5.1流水线技术概述

1.5.2超长指令字设计

第2章 CPU前端与指令缓存设计

2.1内存的层次结构与缓存的基本架构

2.2指令缓存分类与访问读取

2.2.1指令缓存结构的分类

2.2.2指令缓存的访问读取

2.3指令缓存的替换策略选择

2.3.1基于新近的策略设计

2.3.2基于频率的策略设计

2.3.3近少常使用策略设计

2.4指令缓存的性能衡量标准与硬件预取设计

2.5TLB与缓存的组织方式

2.6微操作缓存与循环缓冲器设计

2.7指令提取单元设计

2.8指令译码单元设计

2.8.1RISC指令译码设计

2.8.2x86指令格式概述

2.8.3x86指令译码设计

第3章 分支预测单元设计

3.1分支预测的原理

3.2分支跳转方向预测

3.2.1基于饱和计数器的预测器设计

3.2.2TAGE预测器及其衍生设计

3.2.3感知机预测器设计

3.3分支跳转目标预测

3.3.1分支目标缓冲与分支目标缓
...

—  没有更多了  —

以下为对购买帮助不大的评价

全新正版 提供发票
此功能需要访问孔网APP才能使用
暂时不用
打开孔网APP