• 实用数字电子技术
图书条目标准图
21年品牌 40万+商家 超1.5亿件商品

实用数字电子技术

二手书,此书是一本无赠品和附件,非套装,购买套装请联系客服

4.5 1.0折 45 八五品

库存17件

山东济南
认证卖家担保交易快速发货售后保障

作者欧伟明 著

出版社电子工业出版社

出版时间2014-01

版次01

装帧平装

货号9787121216978

上书时间2024-09-19

古籍旧书院

五年老店
已实名 已认证 进店 收藏店铺

   商品详情   

品相描述:八五品
图书标准信息
  • 作者 欧伟明 著
  • 出版社 电子工业出版社
  • 出版时间 2014-01
  • 版次 01
  • ISBN 9787121216978
  • 定价 45.00元
  • 装帧 平装
  • 开本 16开
  • 纸张 胶版纸
  • 页数 268页
  • 正文语种 简体中文
  • 丛书 电子电气基础课程规划教材
【内容简介】
本书内容包括:数字电子技术概论,逻辑门电路,组合逻辑电路,锁存器和触发器,时序逻辑电路,脉冲波形的产生与整形电路,半导体存储器,数模和模数转换器,可编程逻辑器件,共9章。每章均有思考题和习题,其中,大多数章的后面带有※号的一节为Proteus电路仿真例题,书后附录A介绍了计算机电路仿真软件Proteus。本书从工程应用出发,突出数字电子技术的新颖性和实用性,并为任课教师免费提供电子课件。
【作者简介】
教授,博士,毕业于中南大学,现在湖南工业大学电气与信息工程学院信息工程系任教, 独著《基于MCU、FPGA、RTOS的电子系统设计方法与实例》,2007年7月; 主编《电子信息系统设计》,2005年9月,《实用模拟电子技术》,2001年2月。
【目录】
目    录
第1章  数字电子技术概论1
1.1  数字电路的基本概念1
1.1.1  模拟信号与数字信号1
1.1.2  数字信号的主要参数2
1.1.3  数字技术的发展及其应用2
1.1.4  数字集成电路的分类及特点4
1.2  数制5
1.2.1  十进制5
1.2.2  二进制6
1.2.3  十六进制7
1.2.4  数制之间的相互转换7
1.2.5  带符号数的表示方法9
1.3  编码11
1.3.1  二?十进制编码11
1.3.2  格雷码12
1.3.3  ASCII码13
1.4  逻辑代数基础14
1.4.1  逻辑变量和逻辑函数14
1.4.2  三种基本逻辑运算及逻辑符号15
1.4.3  逻辑函数的描述方法18
1.4.4  逻辑代数运算的基本规则19
1.4.5  逻辑函数的代数化简法21
1.4.6  逻辑函数的卡诺图化简法24
1.5  正、负逻辑及逻辑符号的变换31
1.5.1  正逻辑、负逻辑的概念31
1.5.2  混合逻辑中逻辑符号的等效变换32
本章小结33
思考题和习题134
第2章  逻辑门电路37
2.1  逻辑门的外部特性和参数37
2.1.1  逻辑门电路简介37
2.1.2  逻辑电平38
2.1.3  噪声容限39
2.1.4  延时?功耗乘积39
2.1.5  扇入数和扇出数40
2.2  MOS逻辑门电路42
2.2.1  MOS管的开关特性42
2.2.2  CMOS反相器43
2.2.3  其他CMOS门电路45
2.2.4  使用CMOS芯片的注意事项51
2.2.5  CMOS门电路产品系列52
2.3  TTL逻辑门电路53
2.3.1  三极管的开关特性53
2.3.2  TTL反相器55
2.3.3  其他TTL门电路56
2.3.4  使用TTL芯片的注意事项59
2.3.5  CMOS和TTL的性能比较60
2.4  集成逻辑门电路的应用60
2.4.1  TTL与CMOS器件之间的接口问题61
2.4.2  用门电路驱动LED显示器件62
2.4.3  电源去耦合和接地方法63
※2.5  Proteus电路仿真例题64
本章小结66
思考题和习题267
第3章  组合逻辑电路72
3.1  组合逻辑电路的概念72
3.2  组合逻辑电路的分析设计方法72
3.2.1  组合逻辑电路的分析方法72
3.2.2  组合逻辑电路的设计方法73
3.3  常用组合逻辑电路75
3.3.1  编码器76
3.3.2  译码器79
3.3.3  数据选择器86
3.3.4  数值比较器87
3.3.5  加法器89
3.3.6  组合逻辑集成电路应用举例92
3.4  组合逻辑电路中的竞争冒险96
3.4.1  竞争冒险的产生原因96
3.4.2  竞争冒险的消除方法96
※3.5  Proteus电路仿真例题98
本章小结99
思考题和习题3100
第4章  锁存器和触发器102
4.1  双稳态存储单元电路102
4.1.1  电路双稳态的概念102
4.1.2  双稳态存储单元电路102
4.2  锁存器103
4.2.1  RS锁存器103
4.2.2  D锁存器106
4.2.3  8D锁存器74HC573芯片介绍107
4.3  触发器的电路结构109
4.3.1  主从触发器110
4.3.2  维持阻塞触发器114
4.3.3  双D触发器74HC74芯片介绍116
4.3.4  触发器的动态性能技术指标117
4.4  不同逻辑功能的触发器118
4.4.1  D触发器119
4.4.2  JK触发器119
4.4.3  RS触发器120
4.4.4  T触发器和T'触发器120
4.4.5  触发器逻辑功能的转换121
※4.5  Proteus电路仿真例题122
本章小结125
思考题和习题4126
第5章  时序逻辑电路130
5.1  时序逻辑电路的概念130
5.1.1  时序逻辑电路的结构及特点130
5.1.2  时序逻辑电路的分类131
5.1.3  时序逻辑电路功能的描述方法131
5.2  时序逻辑电路的分析方法132
5.2.1  分析时序逻辑电路的一般步骤132
5.2.2  同步时序逻辑电路的分析举例133
5.2.3  异步时序逻辑电路的分析举例135
5.3  计数器137
5.3.1  二进制计数器137
5.3.2  其他进制计数器141
5.3.3  计数器集成电路的应用举例142
5.4  寄存器146
5.4.1  数码寄存器146
5.4.2  移位寄存器146
5.4.3  74HC595芯片介绍148
5.4.4  移位寄存器构成的移位型计数器149
5.5  时序逻辑电路的设计方法151
5.5.1  同步时序逻辑电路的设计方法151
5.5.2  时序逻辑电路的设计举例152
※5.6  Proteus电路仿真例题156
本章小结158
思考题和习题5159
第6章  脉冲波形的产生与整形电路164
6.1  集成电路555定时器164
6.1.1  555定时器的电路结构与工作原理164
6.1.2  555定时器的功能表165
6.2  施密特触发器166
6.2.1  用555定时器组成的施密特触发器166
6.2.2  施密特触发器CC40106芯片介绍167
6.2.3  施密特触发器的应用举例168
6.3  多谐振荡器170
6.3.1  用555定时器组成的多谐振荡器170
6.3.2  占空比可调的多谐振荡器电路171
6.3.3  石英晶体多谐振荡器172
6.3.4  多谐振荡器的应用举例173
6.4  单稳态触发器174
6.4.1  用555定时器组成的单稳态触发器174
6.4.2  单稳态触发器74LS121、MC14528芯片介绍176
6.4.3  单稳态触发器的应用举例179
※6.5  Proteus电路仿真例题181
本章小结185
思考题和习题6186
第7章  半导体存储器191
7.1  概述191
7.2  随机存取存储器192
7.2.1  RAM的基本结构192
7.2.2  RAM的存储单元194
7.2.3  存储容量的扩展196
7.3  只读存储器198
7.3.1  ROM的分类198
7.3.2  ROM的基本结构199
7.3.3  存储器AT27C040芯片介绍200
7.3.4  ROM的应用举例202
7.3.5  存储容量的扩展203
※7.4  Proteus电路仿真例题204
本章小结206
思考题和习题7206
第8章  数模和模数转换器209
8.1  D/A转换器209
8.1.1  D/A转换器的基本工作原理209
8.1.2  倒T形电阻网络D/A转换器209
8.1.3  权电流型D/A转换器211
8.1.4  D/A转换器的主要技术指标212
8.1.5  D/A转换器DAC0808应用举例213
8.2  A/D转换器214
8.2.1  A/D转换器的基本工作原理214
8.2.2  取样?保持电路215
8.2.3  并行比较型A/D转换器216
8.2.4  逐次比较型A/D转换器218
8.2.5  双积分型A/D转换器219
8.2.6  A/D转换器的主要技术指标221
8.2.7  A/D转换器ADC0809应用举例221
※8.3  Proteus电路仿真例题223
本章小结226
思考题和习题8226
第9章  可编程逻辑器件229
9.1  PLD概述229
9.1.1  PLD的发展历程229
9.1.2  PLD的分类230
9.1.3  PLD的逻辑表示方法230
9.2  低密度PLD231
9.2.1  PROM231
9.2.2  PLA232
9.2.3  PAL232
9.2.4  GAL232
9.3  复杂可编程逻辑器件234
9.3.1  基于乘积项的CPLD基本结构234
9.3.2  CPLD产品概述236
9.4  现场可编程门阵列237
9.4.1  基于查找表的FPGA基本结构237
9.4.2  FPGA产品概述240
9.5  基于CPLD/FPGA的数字系统开发流程240
9.5.1  一般开发流程241
9.5.2  硬件描述语言VHDL/Verilog HDL241
9.5.3  D锁存器和D触发器的VHDL设计243
9.5.4  集成开发环境Quartus II244
本章小结246
思考题和习题9246
附录A  电路仿真软件Proteus247
A.1  Proteus电路仿真软件简介247
A.1.1  Proteus简介247
A.1.2  Proteus组成247
A.1.3  Proteus基本资源247
A.1.4  Proteus基本操作与设置250
A.2  基于Proteus的电路设计252
A.2.1  设计流程252
A.2.2  设计实例253
A.3  基于Proteus的电路仿真255
A.3.1  交互式仿真256
A.3.2  基于图表的仿真256
参考文献258
点击展开 点击收起

   相关推荐   

—  没有更多了  —

以下为对购买帮助不大的评价

此功能需要访问孔网APP才能使用
暂时不用
打开孔网APP