• 基于FPGA的数字信号处理(第2版)
  • 基于FPGA的数字信号处理(第2版)
  • 基于FPGA的数字信号处理(第2版)
  • 基于FPGA的数字信号处理(第2版)
21年品牌 40万+商家 超1.5亿件商品

基于FPGA的数字信号处理(第2版)

140 八五品

仅1件

上海嘉定
认证卖家担保交易快速发货售后保障

作者高亚军 著

出版社电子工业出版社

出版时间2015-07

版次2

装帧平装

上书时间2021-04-22

宝云堂旧书店

十七年老店
已实名 已认证 进店 收藏店铺

   商品详情   

品相描述:八五品
图书标准信息
  • 作者 高亚军 著
  • 出版社 电子工业出版社
  • 出版时间 2015-07
  • 版次 2
  • ISBN 9787121263583
  • 定价 69.80元
  • 装帧 平装
  • 开本 16开
  • 纸张 胶版纸
  • 页数 436页
  • 字数 679千字
  • 正文语种 简体中文
  • 丛书 EDA精品智汇馆
【内容简介】
本书围绕Xilinx新一代28nm工艺芯片7系列FPGA,结合Xilinx新一代开发工具Vivado以及针对算法开发的VivadoHLS和SystemGenerator,讲解了数字信号处理中的经典算法在FPGA上的实现方法。第2版保持了第1版的主题――如何将理论算法转化为工程实现,新增了算法的Matlab代码描述;增加了部分算法的SystemGenerator模型。讲解了FPGA实现时的一些细节问题如复位、跨时钟域设计等。
【作者简介】
2010.9-至今科通集团北京办事处,FPGA技术支持,数字信号处理专家。科研、教研项目经历:1、2005.8-2005.9设计并实现基于FPGA的抽取因子可变的数字下变频器(DDC)2、2005.10设计并实现基于FPGA的恒虚警率(CFAR)电路3、2005.12-2006.5设计并实现基于FPGA的某型号雷达多通道数字下变频和数字脉冲压缩(DPC)4、2006.11-2007.6设计并实现基于FPGA的某型号导引头信号处理整体电路包括数字脉冲压缩、动目标检测(MTD)、恒虚警率处理以及FPGA与DSP的接口电路5、2007.6-2007.7编写信号处理研究室FPGA设计规范包括FPGA设计基本流程、RTL代码规范、同步电路设计规范、可综合划分策略以及结合器件结构的设计规范等6、2008.3-2008.12某型号阵列测向雷达信号处理系统设计,在FPGA上完成了矩阵乘法、矩阵特征值分解等算法7、2009.1-2009.5某型号阵列雷达信号处理系统设计,在FPGA上完成了矩阵QR分解、矩阵求逆等算法8、2009.5-2009.7某卫星地面检测设备接口设计9、2009.2-2009.7某抗干扰设备系统设计
【目录】
第 章  现场可编程门阵列技术分析1
1.1  FPGA内部结构分析1
1.1.1  FPGA在大规模集成电路中的定位1
1.1.2  传统的FPGA内部结构分析2
1.1.3  SoC FPGA内部结构分析7
1.2  FPGA设计流程分析9
1.2.1  传统的FPGA设计流程9
1.2.2  SoC FPGA设计流程13
1.3  FPGA调试方法分析16
1.3.1  ILA使用方法16
1.3.2  VIO使用方法18
参考文献19
第 章  跨越鸿沟:从算法到硬件实现20
2.1  数字信号处理系统架构分析20
2.2  数字信号处理系统设计方法24
2.2.1  传统的RTL设计方法24
2.2.2  基于模型的设计方法27
2.2.3  高层次综合设计方法30
2.2.4  三种设计方法的融合32
2.3  FPGA设计性能描述指标33
2.4  FPGA设计中的数据格式36
2.4.1  浮点数基础知识36
2.4.2  定点数基础知识39
2.4.3  浮点数与定点数的比较44
2.4.4  浮点数到定点数的转换45
2.5  Xilinx开发工具对浮点数与定点数的支持47
2.5.1  System Generator对浮点数与定点数的支持47
2.5.2  Vivado HLS对浮点数与定点数的支持51
参考文献53
第 章  数字信号处理中的基本运算54
3.1  加法运算54
3.1.1  一位全加器54
3.1.2  二进制加法原理55
3.1.3  复数加法58
3.1.4  加法树与加法链59
3.2  累加运算60
3.2.1  累加原理60
3.2.2  顺序累加器60
3.2.3  滑动累加器61
3.3  乘法运算63
3.3.1  二进制乘法原理63
3.3.2  基于移位相加的乘法器65
3.3.3  基于ROM的乘法器67
3.3.4  与固定数相乘的乘法器(KCM)73
3.3.5  复数乘法76
3.4  除法运算77
3.4.1  基于恢复余数(Restoring)算法的除法器77
3.4.2  基于不恢复余数(Non-Restoring)算法的除法器80
3.4.3  基于级数展开算法的除法器84
3.4.4  基于Newton-Raphson算法的除法器87
3.5  开方运算89
3.5.1  基于不恢复余数算法的开方运算89
3.5.2  基于非线性IIR滤波器算法的开方运算95
3.5.3  复数求模100
3.6  CORDIC算法103
3.6.1  CORDIC算法之圆周系统及其数学应用103
3.6.2  CORDIC算法之线性系统及其数学应用113
3.6.3  CORDIC算法之双曲系统及其数学应用116
3.6.4  统一的CORDIC算法形式120
3.6.5  CORDIC算法的硬件实现121
参考文献126
第 章  FIR数字滤波器127
4.1  FIR滤波器基本理论127
4.1.1  直接型结构的FIR滤波器127
4.1.2  转置型结构的FIR滤波器129
4.1.3  线性相位FIR滤波器131
4.2  串行FIR滤波器133
4.2.1  基于移位寄存器的串行FIR滤波器133
4.2.2  基于双端口RAM的串行FIR滤波器136
4.2.3  系数对称的串行FIR滤波器的设计139
4.2.4  两种串行结构的FIR滤波器性能比较142
4.3  全并行FIR滤波器143
4.3.1  基于直接型结构的全并行FIR滤波器143
4.3.2  基于转置型结构的全并行FIR滤波器144
4.3.3  基于脉动结构的全并行FIR滤波器145
4.3.4  系数对称的全并行FIR滤波器的设计147
4.3.5  三种全并行结构的FIR滤波器性能比较148
4.4  半并行FIR滤波器148
4.4.1  基于移位寄存器的半并行FIR滤波器148
4.4.2  基于多片双端口RAM的半并行FIR滤波器153
4.4.3  基于单片单端口RAM的半并行FIR滤波器155
4.4.4  系数对称的半并行FIR滤波器的设计159
4.4.5  三种半并行结构的FIR滤波器性能比较162
4.5  分布式FIR滤波器162
4.5.1  分布式算法原理162
4.5.2  串行分布式FIR滤波器164
4.5.3  全并行分布式FIR滤波器169
4.5.4  半并行分布式FIR滤波器169
4.5.5  三种分布式FIR滤波器性能比较171
4.6  快速卷积型FIR滤波器171
4.6.1  线性卷积的计算方法及运算量分析172
4.6.2  圆周卷积的计算方法及运算量分析174
4.6.3  从线性卷积到FFT的跨越177
4.6.4  计算长数据序列线性卷积的两种算法179
4.6.5  应用重叠保留法实现高阶FIR滤波器185
4.7  多通道FIR滤波器188
4.8  多频响FIR滤波器192
4.9  总体性能分析194
参考文献196
第 章  直接数字频率合成197
5.1  基于IIR滤波器的DDS197
5.2  基于LUT的DDS199
5.2.1  常规型基于LUT的DDS199
5.2.2  通过LFSR改善SFDR206
5.2.3  通过Taylor级数改善SFDR209
5.2.4  利用对称性压缩存储波形210
5.3  基于双模互质算法的DDS213
5.3.1  双模互质算法的基本原理213
5.3.2  双模互质算法的硬件实现216
5.4  基于CORDIC算法的DDS217
5.5  多通道DDS221
5.6  多路并行DDS222
5.7  产生其他波形225
参考文献226
第 章  多速率信号处理227
6.1  抽取和抽取滤波器227
6.2  插值和插值滤波器231
6.3  分数速率的转换232
6.4  六个恒等式及其典型应用233
6.5  多相滤波器237
6.5.1  多相抽取滤波器的基本理论237
6.5.2  多相抽取滤波器的硬件实现241
6.5.3  多相插值滤波器的基本理论261
6.5.4  多相插值滤波器的硬件实现266
6.6  CIC滤波器268
6.6.1  CIC滤波器基本理论268
6.6.2  CIC滤波器的位增长问题273
6.6.3  CIC滤波器应用于抽取系统中274
6.6.4  CIC滤波器应用于插值系统中282
6.7  半带滤波器284
6.7.1  半带滤波器的基本理论284
6.7.2  半带滤波器应用于抽取系统中286
6.7.3  半带滤波器应用于插值系统中288
参考文献291
第 章  快速傅里叶变换292
7.1  从DFT到FFT292
7.2  基2 FFT处理器293
7.2.1  基2 FFT算法原理293
7.2.2  基2 FFT算法特征分析299
7.2.3  基2原位运算FFT处理器302
7.2.4  基2 SDF流水结构FFT处理器313
7.2.5  基2 MDC流水结构FFT处理器322
7.3  基4 FFT处理器329
7.3.1  基4 FFT算法原理329
7.3.2  基4 FFT算法特征分析340
7.3.3  基4 SDF流水结构FFT处理器342
7.3.4  基4 MDC流水结构FFT处理器345
7.3.5  基4 SDC流水结构FFT处理器349
7.4  几种流水结构FFT处理器的比较356
7.5  IFFT与FFT的关系356
参考文献357
第 章  一些细节问题358
8.1  LUT不只是逻辑函数发生器358
8.2  合理使用触发器363
8.2.1  避免过多控制集363
8.2.2  避免使用锁存器365
8.3  Block RAM不只是数据存储366
8.3.1  Block RAM配置方式366
8.3.2  Block RAM应用案例367
8.4  DSP48E1不只是乘法器373
8.4.1  DSP48E1基本结构373
8.4.2  DSP48E1应用案例381
8.5  关于复位399
8.6  跨时钟域的设计401
8.6.1  同步时钟的跨时钟域设计401
8.6.2  异步时钟的跨时钟域设计410
参考文献422
后记423
点击展开 点击收起

   相关推荐   

—  没有更多了  —

以下为对购买帮助不大的评价

此功能需要访问孔网APP才能使用
暂时不用
打开孔网APP