• 汇编语言
21年品牌 40万+商家 超1.5亿件商品

汇编语言

56.3 35 八五品

仅1件

湖北咸宁
认证卖家担保交易快速发货售后保障

作者顾元刚主

出版社电子工业出版社

ISBN9787121063381

出版时间2008-05

装帧其他

开本16开

定价35元

货号9787121063381

上书时间2024-06-21

墨紫轩图书的书店

五年老店
已实名 已认证 进店 收藏店铺

   商品详情   

品相描述:八五品
商品描述
目录
第1章  微型计算机概述
  1.1  微型计算机的发展概况
    1.1.1  微处理器和微型计算机的发展
    1.1.2  80X86微处理器的性能与特点
  1.2  微型计算机的特点与主要技术指标
    1.2.1  微型计算机的特点
    1.2.2  微型计算机的主要性能指标
  习题1
第2章  微型计算机基础
  2.1  计算机中信息的表示和运算
    2.1.1  进位计数制
    2.1.2  进位计数制之间数的转换
    2.1.3  定点数和浮点数
    2.1.4  原码、反码和补码
    2.1.5  BCD码
    2.1.6  字符和汉字的编码
  2.2  基本逻辑运算
    2.2.1  “与”运算(AND)
    2.2.2  “或”运算(OR)
    2.2.3  “非”运算(NOT)
    2.2.4  “异或”运算(XOR)
  2.3  80X86微型计算机系统概述
    2.3.1  微型计算机系统概述
    2.3.2  8086/8088 CPU功能结构
    2.3.3  内部存储器概述
  习题2
第3章  8086微机机器语言指令
  3.1  寻址方式
    3.1.1  操作数的种类
    3.1.2  8086/8088的寻址方式
  3.2  指令系统
  3.3  8086微型计算机的常用指令
    3.3.1  数据传送指令
    3.3.2  算术运算指令
    3.3.3  逻辑运算和移位指令
    3.3.4 处理器控制指令
  习题3
第4章  汇编语言程序
  4.1  汇编语言
    4.1.1  定义
    4.1.2  分类
    4.1.3  宏汇编语言
  4.2  80X86汇编语言语句
    4.2.1  语句的种类
    4.2.2  语句的格式
  4.3  汇编语言数据
    4.3.1  常量
    4.3.2  变量
    4.3.3  标号
    4.3.4  表达式

  4.4  汇编语言伪指令
    4.4.1  变量定义和数据预置伪指令
    4.4.2  符号定义伪指令
    4.4.3  段定义伪指令
    4.4.4  程序开始与结束伪指令
    4.4.5  对准伪指令
    4.4.6  其他伪指令
  4.5  汇编语言源程序的结构
  4.6  上机操作过程
    4.6.1  软件环境
    4.6.2  源程序的汇编
    4.6.3  装配连接目的程序
    4.6.4  程序的执行与调试
  习题4
第5章  汇编语言程序设计
  5.1  顺序结构程序设计
  5.2  分支结构程序设计
    5.2.1  概述
    5.2.2  转移指令
    5.2.3  程序设计
  5.3  循环结构程序设计
    5.3.1  概述
    5.3.2  循环控制与串操作指令
    5.3.3  程序设计
  习题5
第6章  子程序设计
  6.1  子程序(过程)调用与返回指令
    6.1.1  子程序调用指令CALL
    6.1.2  子程序返回指令RET
  6.2  子程序的设计方法
    6.2.1  子程序的定义
    6.2.2  子程序的调用和返回
    6.2.3  寄存器的保存与恢复
  6.3  子程序的参数传递
    6.3.1  通过寄存器传递参数
    6.3.2  用参数表传递参数
    6.3.3  通过堆栈传递参数或参数地址
  6.4  嵌套子程序
  6.5  递归子程序
  习题6
第7章  高级汇编语言技术
  7.1  宏汇编
    7.1.1  宏的定义
    7.1.2  宏调用和宏展开
    7.1.3  宏定义和宏调用中的参数
    7.1.4  宏定义中的标号和变量处理
    7.1.5  取消宏定义伪指令PURGE
  7.2  重复汇编
    7.2.1  定重复汇编伪指令
    7.2.2  不定重复伪指令

  7.3  条件汇编
  7.4  宏库
    7.4.1  宏库的建立
    7.4.2  宏库的使用
  7.5  结构与记录
    7.5.1  结构
    7.5.2  记录
  习题7
第8章  80X86 CPU
  8.1  8086/8088 CPU
    8.1.1  8086/8088引脚信号
    8.1.2  8086/8088操作和时序
  8.2  80486 CPU
    8.2.1  80486功能结构
    8.2.2  80486引脚信号
    8.2.3  80486的工作方式
    8.2.4  80486内部寄存器
    8.2.5  80486指令系统
  8.3  Pentium系列 CPU
    8.3.1  Pentium CPU
    8.3.2  从PentiumⅡ到Pentium
    8.3.3  新型微处理器IA-64
  习题8
第9章  半导体存储器
  9.1  概述
    9.1.1  存储器的分类
    9.1.2  存储器的主要性能指标
  9.2  主存储器及接口
    9.2.1  主存储器的基本组成
    9.2.2  半导体存储器的分类
    9.2.3  存储器与CPU的接口
  9.3  高速缓存系统
    9.3.1  Cache的结构
    9.3.2  高速缓存数据的一致性
  习题9
第10章  输入/输出及中断系统
  10.1  I/O接口概述
    10.1.1  I/O接口的硬件分类
    10.1.2  I/O接口的功能及结构
    10.1.3  I/O接口的端口寻址
    10.1.4  I/O控制方式
  10.2  中断原理
    10.2.1  80X86中断的类型
    10.2.2  中断的优先级
    10.2.3  中断响应和中断处理
  10.3  8259A中断控制器
    10.3.1  8259A中断控制器的功能结构及外形
    10.3.2  8259A的中断工作过程
    10.3.3  8259A中断控制器的编程
    10.3.4  高级中断控制器

  10.4  中断应用
    10.4.1  BIOS和DOS中断调用
    10.4.2  系统中断调用及应用实例
  习题10
第11章  总线
  11.1  概述
    11.1.1  总线概念
    11.1.2  总线标准
    11.1.3  信息在总线上的传送方式
    11.1.4  总线仲裁
    11.1.5  总线通信协议
    11.1.6  总线的负载能力
  11.2  系统总线和局部总线
    11.2.1  ISA总线
    11.2.2  EISA总线
    11.2.3  VESA总线
    11.2.4  PCI总线
    11.2.5  AGP
  11.3  外部通信总线
    11.3.1  RS-232C串行通信总线
    11.3.2  RS-449与RS-423/422A/485接口
    11.3.3  通用串行总线USB
    11.3.4  IEEE
  习题11
第12章  可编程接口芯片及应用
  1    2.1  串行接口芯片8251A及应用
    1    2.1.1  串行通信概述
    1    2.1.2  可编程通信接口8251A
  1    2.2  并行接口芯片8255A及应用
    1    2.2.1  8255A的结构与引脚
    1    2.2.2  8255A的工作方式
    1    2.2.3  8255A的应用举例
  1    2.3  定时器/计数器接口芯片8253应用
    1    2.3.1  8253的结构与引脚功能
    1    2.3.2  8253的工作方式与初始化
    1    2.3.3  定时器/计数器应用举例
  习题12
第13章  常规外设子系统
  1  3.1  键盘
    1  3.1.1  键盘的工作原理
    1  3.1.2  键盘控制器
    1  3.1.3  键盘中断
  1  3.2  视频子系统
    1  3.2.1  显示器的结构与工作原理
    1  3.2.2  显示卡
    1  3.2.3  字符和图形程序设计
  1  3.3  打印机
    1  3.3.1  并行接口
    1  3.3.2  字符打印子程序
  1  3.4  辅助存储器子系统

    1  3.4.1  软盘
   &nb

—  没有更多了  —

以下为对购买帮助不大的评价

此功能需要访问孔网APP才能使用
暂时不用
打开孔网APP