第3版前言
第2版前言
第1版前言
第1章数字电路基础1
引言1
1.1数字信号与数字电路 1
1.1.1模拟信号和数字信号 1
*1.1.2数字技术的发展及其应用2
1.1.3数字集成电路的特点及其分类4
1.1.4数字电路的分析方法 6
1.2数制与编码 6
1.2.1常用的计数制及其相互转换规律 7
1.2.2编码 8
1.3逻辑代数基础 9
1.3.1逻辑代数的3种基本运算 9
1.3.2逻辑代数的基本公式和常用公式 12
1.3.3逻辑代数的基本规则 13
1.4逻辑函数的建立及其表示方法 13
1.5逻辑函数的化简 14
1.5.1逻辑函数的最简形式 14
1.5.2逻辑函数的公式化简法 15
1.5.3用卡诺图化简逻辑函数 15
1.6具有无关项逻辑函数的化简 19
1.7数字电路中的半导体器件 20
1.7.1本征半导体 20
1.7.2杂质半导体 21
1.7.3PN结及其单向导电性 22
1.7.4半导体二极管 24
1.7.5双极型晶体管 27
1.7.6增强型绝缘栅场效应晶体管 34
习题1 37
第2章集成逻辑门电路 40
引言 40
2.1基本逻辑门电路 40
2.1.1二极管与门及或门电路 40
2.1.2非门电路(BJT反相器) 41
2.2CMOS逻辑门电路 42
2.2.1CMOS反相器 42
2.2.2常用的CMOS门电路 44
2.2.3CMOS传输门和双向模拟开关45
2.2.4CMOS漏极开路门及三态门 46
2.2.5CMOS三态门的应用48
2.2.6CMOS逻辑门的主要技术参数49
2.3TTL逻辑门电路52
2.3.1TTL与非门电路结构和工作原理52
2.3.2TTL或非门 55
2.3.3TTL系列门电路的技术参数55
2.3.4TTL集电极开路门和三态门58
*2.4射极耦合逻辑门电路(ECL门) 62
2.5BiCMOS门电路 64
2.5.1BiCMOS反相器 64
2.5.2其他的BiCMOS门电路 65
2.6逻辑门电路使用中的几个问题 65
2.6.1正负逻辑问题 65
2.6.2实际使用逻辑门的处理措施66
2.6.3逻辑门电路综合分析例67
习题2 69
第3章组合逻辑电路 76
引言 76
3.1组合逻辑电路概述 76
3.2组合逻辑电路的分析方法 76
3.2.1分析组合逻辑电路的大致步骤 76
3.2.2几种常用的集成组合逻辑电路77
3.3组合逻辑电路设计 82
3.3.1概述 82
3.3.2组合逻辑电路的设计方法 82
3.4用小规模集成电路(SSI)设计组合逻辑电路83
3.4.1设计组合逻辑电路的大致步骤 83
3.4.2组合逻辑电路设计举例 83
3.4.3编码器84
3.4.4译码器 88
3.4.5数值比较器 96
*3.5组合逻辑电路中的竞争-冒险 98
3.5.1产生竞争-冒险的原因 99
3.5.2消除竞争-冒险的方法 100
3.6用MSI芯片设计其他的组合逻辑电路 100
3.6.1用集成数据选择器实现其他组合逻辑功能 101
3.6.2用译码器实现多种组合逻辑功能 104
3.6.3用全加器实现多种组合逻辑功能 106
3.7组合逻辑电路综合应用例 108
习题3 110
第4章锁存器和触发器 116
引言116
4.1概述 116
4.2基本SR锁存器116
4.2.1用与非门构成的基本SR锁存器 117
4.2.2用或非门构成的基本SR锁存器119
4.2.3集成基本SR锁存器119
4.3时钟触发器 121
4.3.1门控SR锁存器121
4.3.2主从触发器 123
4.3.3几种常用的边沿触发器 126
4.4T触发器和T′触发器 134
4.4.1T触发器 134
4.4.2T′触发器 134
4.5触发器应用举例 134
习题4 136
第5章时序逻辑电路 142
引言142
5.1概述 142
5.2时序逻辑电路的分析方法 143
5.2.1分析时序逻辑电路的大致步骤 143
5.2.2寄存器和移位寄存器 143
5.2.3计数器 149
5.3时序逻辑电路设计 166
5.3.13种设计方法 166
5.3.2一般同步时序逻辑电路的设计方法 166
5.4MSI时序逻辑器件的应用 177
5.4.1MSI计数器芯片的应用 177
5.4.2MSI寄存器芯片的应用 184
习题5 186
第6章半导体存储器和可编程逻辑器件 193
引言 193
6.1半导体存储器 193
6.1.1半导体存储器的特点 193
6.1.2半导体存储器的分类 193
6.1.3半导体存储器的主要技术指标 194
6.2随机存取存储器(RAM) 194
6.2.1RAM的结构 194
6.2.2RAM的存储单元 196
6.3只读存储器(ROM) 199
6.3.1ROM的结构 199
6.3.2掩模式只读存储器(固定ROM) 200
6.3.3可编程只读存储器(PROM) 202
6.3.4可擦除可编程只读存储器(EPROM) 203
6.4存储器容量的扩展 207
6.5可编程逻辑器件(PLD) 209
6.5.1PLD概述 209
6.5.2可编程阵列逻辑(PAL) 212
6.5.3通用阵列逻辑(GAL) 215
6.5.4复杂可编程逻辑器件(CPLD) 220
6.5.5现场可编程门阵列(FPGA) 225
6.5.6在系统可编程逻辑器件(ISP-PLD)232
*6.5.7可编程逻辑器件的开发技术简介235
习题6236
第7章数-模与模-数转换器 238
引言 238
7.1D-A转换器 238
7.1.1D-A转换器及其主要参数 238
7.1.2权电流型D-A转换器 240
7.1.3倒T形电阻网络D-A转换器 240
7.1.4模拟电子开关 241
7.2A-D转换器 244
7.2.1A-D转换的一般工作过程 244
7.2.2并行比较型A-D转换器 246
7.2.3逐次逼近型A-D转换器 248
*7.2.4双积分式A-D转换器 251
7.2.5A-D转换器主要技术指标 253
*7.2.6集成A-D转换器及其应用254
习题7 257
第8章脉冲波形的产生与变换 260
引言260
8.1实际的矩形波电压及其参数 260
8.2集成555定时器261
8.2.1集成555定时器简介 261
8.2.2集成定时器CC7555的内部逻辑电路 261
8.2.3CC7555的工作原理 262
8.3施密特触发器263
8.3.1用555定时器构成施密特触发器 263
8.3.2集成施密特触发器265
*8.3.3用TTL门组成施密特触发器266
8.4单稳态触发器268
8.4.1555定时器构成单稳态触发器269
8.4.2集成单稳态触发器271
*8.4.3用门电路组成的积分型单稳态触发器 273
8.5多谐振荡器275
8.5.1555定时器构成多谐振荡器275
8.5.2石英晶体振荡器 278
8.6脉冲信号产生与变换电路综合应用举例280
习题8 286
第9章数字电路虚拟实验与数字系统设计基础291
引言291
9.1Multisim10.0使用方法简介291
9.1.1数字电路模拟用虚拟仪表介绍291
9.1.2放置元件的方法296
9.1.3连线操作296
9.1.4基本数字电路分析与设计举例298
9.2数字系统设计基础305
9.2.1用EDA设计数字系统的一般流程306
9.2.2硬件描述语言Verilog HDL简介306
9.2.3Verilog HDL的基本元素307
9.2.4Verilog HDL的语法结构309
9.2.5Verilog HDL描述数字逻辑电路例317
9.2.6用ModelSim软件仿真数字系统321
习题9 325
附录 326
附录A美国标准信息交换码(ASCII) 326
附录B二进制数算术运算 326
B.1二进制数加法 326
B.2二进制数减法 327
B.3二进制数乘法 327
B.4二进制数除法 327
B.5用带符号位的二进制数实现减法运算 327
B.5.1带符号位的二进制数327
B.5.2补码的概念327
B.5.3二进制数的模2补码及减法运算328
附录C国内外常用逻辑符号对照表 328
附录DTTL和CMOS逻辑门电路主要技术参数 330
附录E二进制逻辑单元图形符号简介(GB/T 4728.12—2008)331
E.1二进制逻辑单元图形符号的组成 331
E.1.1方框331
E.1.2限定符号331
E.2逻辑状态及其约定 333
E.2.1内部逻辑状态和外部逻辑状态333
E.2.2逻辑状态和逻辑电平之间的关系334
附录F国产半导体集成电路型号命名法(GB3430—1989) 334
F.1型号的组成 335
F.2示例 335
附录G常用ADC和DAC芯片简介 336
附录H电阻器型号、名称和标称系列 337
H.1电阻器型号名称对照 337
H.2电阻器(电位器)标称系列及其误差 338
部分习题答案339
参考文献343
以下为对购买帮助不大的评价