• cadence印制电路板设计 allegro pcb editor设计指南(第3版) 电子、电工 吴均 等
  • cadence印制电路板设计 allegro pcb editor设计指南(第3版) 电子、电工 吴均 等
  • cadence印制电路板设计 allegro pcb editor设计指南(第3版) 电子、电工 吴均 等
  • cadence印制电路板设计 allegro pcb editor设计指南(第3版) 电子、电工 吴均 等
  • cadence印制电路板设计 allegro pcb editor设计指南(第3版) 电子、电工 吴均 等
21年品牌 40万+商家 超1.5亿件商品

cadence印制电路板设计 allegro pcb editor设计指南(第3版) 电子、电工 吴均 等

pcb设计工程师的“”,覆盖pcb设计的实践、流程、理念和经验

93.2 6.2折 150 全新

库存12件

北京丰台
认证卖家担保交易快速发货售后保障

作者吴均 等

出版社电子工业出版社

ISBN9787121441233

出版时间2022-09

版次3

装帧平装

开本16

页数564页

字数858千字

定价150元

货号xhwx_1202716029

上书时间2025-01-03

智胜图书专营店

七年老店
已实名 已认证 进店 收藏店铺

   商品详情   

品相描述:全新
正版特价新书
商品描述
主编:

"pcb设计工程师的“”
基于 cadence allegro pcb 新的设计台
设计行业相关专家的经验分享、实例剖析
详细介绍了整个印制电路设计的各个环节"

目录:

章 pcb设计介绍 1

1.1 pcb设计的发展趋势 1

1.1.1 pcb的历史 1

1.1.2 pcb设计的发展方向 1

1.2 pcb设计流程简介 4

1.3 pcb工程师知识 5

1.4 基于cadence台的pcb设计 5

第2章 allegro spb台简介 8

2.1 cadence pcb设计解决方案 8

2.1.1 pcb editor技术 9

2.1.2 高速设计 12

2.1.3 化 14

2.1.4 设计规划与布线 14

2.1.5 模拟/频设计 16

2.1.6 团队协作设计 16

2.1.7 pcb autorouter技术 17

2.2 allegro spb  17

第3章 图和pcb交互设计 20

3.1 orcad capture台简介 20

3.2 orcad capture台图设计流程 23

3.2.1 orcad capture设计环境 24

3.2.2 创建新项目 27

3.2.3 放置器件并连接 27

3.2.4 器件的命名和设计规则检查 28

3.2.5 跨页连接 33

3.2.6 网表和bom 34

3.3 orcad capture台图设计规范 35

3.3.1 元器件、引脚、网络命名规范 35

3.3.2 确定封装 35

3.3.3 关于改板时的元器件命名问题 36

3.3.4 图的可读与布局 36

3.4 正标与反标 37

3.5 设计交互 41

第4章 pcb editor设计环境和设置 43

4.1 allegro spb工作界面 43

4.1.1 工作界面与产品说明 43

4.1.2 选项面板 46

4.2 allegro spb参数设置 48

4.3 allegro spb环境设置 51

第5章 封装库的管理和设计方法 61

5.1 pcb封装库简介 61

5.2 pcb封装命名规则 67

5.3 pcb封装创建方法实例 68

5.3.1 创建焊盘库 70

5.3.2 用pad designer 制作焊盘 70

5.3.3 手工创建pcb封装 77

5.3.4 自动创建pcb封装 83

5.3.5 封装实例及 86

5.4 pcb封装库管理 91

第6章 pcb设计前处理 93

6.1 pcb设计前处理概述 93

6.2 网表调入 93

6.2.1 封装库路径的指定 94

6.2.2 allegro design authoring/ capture cis网表调入 94

6.2.3 第三方网表 97

6.3 建立板框 98

6.3.1 手动绘制板框 98

6.3.2 导入dxf格式的板框 102

6.4 添加禁布区 103

6.5 mcad-ecad 协同设计 105

6.5.1 次导入基准的机械结构图 106

6.5.2 设计过程中的机械结构修改 108

6.5.3 设计结束后建立新的基准 112

第7章 约束管理器 113

7.1 约束管理器介绍 113

7.2 物理约束与间距约束 118

7.2.1 物理约束和间距约束介绍 118

7.2.2  group和 class 119

7.2.3 建立 class 119

7.2.4 为class添加对象 120

7.2.5 设置物理约束的default规则 121

7.2.6 建立扩展物理约束 123

7.2.7 为 class添加物理约束 124

7.2.8 设置间距约束的default规则 125

7.2.9 建立扩展间距约束 125

7.2.10 为 class添加间距约束 126

7.2.11 建立 class-class间距规则 127

7.2.12 层间约束 127

7.2.13 相同网络间距约束 128

7.2.14 区域约束 128

7.2.15 属 130

7.2.16 ponents属和pin属 132

7.2.17 drc工作表 132

7.2.18 设计约束 133

7.3 实例:设置物理约束和间距约束 135

7.3.1 物理约束设置 136

7.3.2 间距约束设置 138

7.4 电气约束 139

7.4.1 电气约束介绍 139

7.4.2 wiring工作表 140

7.4.3 impedance工作表 144

7.4.4 min/max propagation delays工作表 145

7.4.5 relative propagation delay工作表 147

7.4.6 total etch length工作表 149

7.4.7 differential pair工作表 150

7.4.8 vias工作表和return path工作表 154

7.5 实例:建立差分线对 154

第8章 pcb布局 159

8.1 pcb布局要求 159

8.2 pcb布局思路 162

8.2.1 接元器件,结构定位 162

8.2.2 主要芯片布局 163

8.2.3 电源模块布局 165

8.2.4 细化布局 166

8.2.5 布线通道、电源通道评估 166

8.2.6 emc、si、散热设计 170

8.3 布局常用指令 173

8.3.1 摆放元器件 173

8.3.2 按照room放置元器件 175

8.3.3 按照capture cis图页面放置元器件 178

8.3.4 布局准备 180

8.3.5 手动布局 183

8.4 其他布局功能 187

8.4.1 导出元器件库 187

8.4.2 更新元器件 187

8.4.3 过孔阵列 189

8.4.4 布局复用 190

第9章 层叠设计与阻抗控制 193

9.1 层叠设计的基本原则 193

9.1.1 pcb层的构成 193

9.1.2 合理的pcb层数选择 194

9.1.3 层叠设计的常见问题 194

9.1.4 层叠设计的基本原则 196

9.2 层叠设计的经典案例 196

9.2.1 四层板的层叠设计方案 196

9.2.2 六层板的层叠设计方案 197

9.2.3 八层板的层叠设计方案 197

9.2.4 十层板的层叠设计方案 198

9.2.5 十二层板的层叠设计方案 199

9.2.6 十四层及以上单板的层叠设计方案 200

9.3 阻抗控制 200

9.3.1 阻抗计算需要的参数 200

9.3.2 利用allegro软件进行阻抗计算 203

0章 电源地处理 207

10.1 电源地处理的基本原则 207

10.1.1 载流能力 208

10.1.2 电源通路和滤波 209

10.1.3 直流压降 210

10.1.4 参面 211

10.1.5 其他要求 211

10.2 电源地面分割 212

10.3 电源地正片铜皮处理 215

10.4 电源地处理的其他注意事项 220

10.4.1 前期fanout 220

10.4.2 散热问题 222

10.4.3 接地方式 224

10.4.4 开关电源反馈线设计 226

1章 pcb布线的基本原则与作 230

11.1 布线概述及原则 230

11.1.1 布线中的dfm要求 230

11.1.2 布线中的电气特要求 234

11.1.3 布线中的散热 235

11.1.4 布线其他结 235

11.2 布线 235

11.2.1 约束设置 235

11.2.2 fanout 236

11.2.3 布线规划 239

11.3 手动布线 241

11.3.1 添加走线 241

11.3.2 布线编辑命令 248

11.3.3 时序等长控制 252

11.4 各类信号线布线注意事项及布线 256

2章 全局布线环境 262

12.1 gre功能简介 262

12.1.1 新一代的pcb布局布线工具 262

12.1.2 自动布线的挑战 263

12.1.3 使用gre进行布局规划的优点 264

12.2 gre布局布线规划 266

12.2.1 gre参数设置 266

12.2.2 处理bundle 268

12.2.3 规划flow 272

12.2.4 规划验证 274

12.3 布局布线规划流程 278

12.4 布局布线规划实例 280

12.5 自动互连技术auto-i.xx 285

12.5.1 flow的快速创建及连接 285

12.5.2 自动breakout的应用 288

3章 pcb测试 293

13.1 测试方法介绍 293

13.2 加测试点的要求 295

13.3 加入测试点 295

13.4 测试点的生成步骤 302

4章 后处理和光绘文件输出 304

14.1 dfx概述 304

14.1.1 可制造(dfm)要求 305

14.1.2 可装配要求 306

14.1.3 可测试要求 306

14.2 丝印 306

14.2.1 丝印调整 306

14.2.2 丝印设计常规要求 308

14.3 丝印重命名及反标注 308

14.3.1 器件编号重命名 309

14.3.2 反标 311

14.4 工程标注 311

14.4.1 尺寸标注 312

14.4.2 技术说明文档资料(drill 层相关生产需求说明) 317

14.5 输出光绘前的检查流程 320

14.5.1 基于check list的检查 320

14.5.2 disy status 检查 320

14.5.3 报表检查 321

14.6 光绘输出 324

14.6.1 钻孔文件 325

14.6.2 cam输出 330

14.7 其他 335

14.7.1 valor检查所需的文件 335

14.7.2 3d视图 336

14.7.3 打印pdf 337

5章 pcb设计的 344

15.1 skill二次开发 344

15.2 设据的导入/导出 347

15.3 无盘设计 351

15.4 背钻设计 353

15.5 可装配设计 358

15.6 走线跨分割检查 361

15.7 extracta 362

15.8 优化 364

15.9 datati 367

15.10 3d canvas 368

15.11 任意角度走线 370

15.12 超级蛇形线 372

15.13 ravel语言 373

15.14 差分线对的返回路径的过孔 374

15.15 shape编辑应用模式 376

15.16 time vision-high speed product option 377

6章 高速pcb设计 379

16.1 高速pcb设计理论 379

16.1.1 高速pcb设计的定义 379

16.1.2 高速pcb设计的基本理论 381

16.1.3 高速pcb设计的基本原则 388

16.2 信号完整 389

16.2.1 普通信号完整问题 389

16.2.2 时序问题 390

16.2.3 ghz以上串行信号问题 393

16.3 电源完整设计 394

16.3.1 直流电源问题 394

16.3.2 交流电源问题 395

16.4 板级emc设计 398

16.4.1 板级emc设计的关注点 398

16.4.2 cadence的emc设计规则 401

7章 ddr3的pcb设计实例 403

17.1 ddr3介绍 403

17.1.1 fly-by设计 406

17.1.2 动态odt 407

17.1.3 其他更新 408

17.2 ddr3 pcb 设计规则 408

17.2.1 时序规则 409

17.2.2 电源设计要求及层叠、阻抗方案 411

17.2.3 物理约束和间距约束规则 412

17.2.4 电气规则 425

17.3 ddr3布局 432

17.3.1 放置关键元器件 432

17.3.2 模块布局 433

17.4 布线 437

17.4.1 电源处理 437

17.4.2 扇出 440

17.4.3 ddr3布线 441

17.5 信号完整和电源完整设计 445

17.5.1 信号完整 445

17.5.2 结果展示 453

17.5.3 电源完整 458

8章 化设计 463

18.1 化设计的工艺流程 463

18.1.1 hdi技术 463

18.1.2 埋入零件 469

18.2 实例:盲、埋孔设计 469

18.3 盲、埋孔设计的其他设置 473

18.4 埋入式零件设计的基本参数设置 476

18.4.1 实例:埋入零件 479

18.4.2 埋入式零件生产数据输出 482

9章 频设计 486

19.1 rf pcb设计背景 486

19.2 rf pcb设计的特点 488

19.3 rf pcb设计流程 488

19.4 模拟/rf电路设计常用的命令 495

第20章 团队协作台——symphony 513

20.1 协作意识 513

20.2 多人在线并行设计概述 514

20.3 硬件、系统与license要求 515

20.4 多人在线并行设计的两种工作模式 516

20.5 常规客户端工作模式 517

20.6 网络服务器工作模式 523

20.7 以无图形界面模式启动symphony服务器 524

20.8 symphony服务管理器 525

20.9 allegro与symphony服务器应用程序之间的交互 526

20.9.1 暂停模式 527

20.9.2 约束编辑模式 530

20.10 二次开发支持 531

附录a 帮助文件使用说明 533

参资料 545

后记 546

内容简介:

本书基于cadence allegro pcb新的设计台,通过设计行业相关专家的经验分享、实例剖析,详细介绍了整个印制电路设计的各个环节,以期对提高整个行业的设计水有所帮助。本书介绍了cadence allegro pcb台下对于pcb设计的所有工具,既介绍了基本的pcb设计工具,也介绍了新工具,如全局布线环境(gre)等。此外,本书还介绍了cadence新的设计方法,如任意角度布线和对intel的romely台下bga弧形布线的支持,以及埋阻、埋容技术。本书适合从事pcb设计的工程师参学。

作者简介:

"目前,电子向化、低功耗、高能的方向转变,对电子自动化设计工具的要求越来越高。因此,当前的电子领域迫切需要一批能满足电子设计各环节需求的电子工程师。
本书主要通过对实例、设计流程和cadence allegro pcb新设计台的介绍,说明了封装和印制电路板电子设计的整个过程,帮助读者快速进入pcb设计领域。

邱善勤 博士

“pcb设计是一门遗憾的艺术!”这是我投身这个领域以来深切的感悟。在电子蓬勃发展的大环境下,实践机会并不缺乏,但能指导实践的书却不多见。当我次看到这本书的书名时,本以为它只是常规的工具软件使用指导书,然而读完后,我的想法改变了——这是一本专门写给pcb设计工程师的“”!
书中以cadence allegro pcb设计台的使用为主线,以对pcb基础设计知识的介绍为辅助,融入实践、流程、理念和经验,图文并茂,将设计并交付pcb的流程完整、系统地呈现出来。我认为无论是对pcb设计的初学者还是对经验丰富的pcb设计高手,本书都具有非常好的指导作用。
在这里,我想将此书给有志于从事pcb设计的广大读者,希望它能为读者打开一扇了解和掌握pcb设计的大门。同时,我也希望中国pcb设计工程师的队伍不断壮大,以担起科技发展的重任,迎接信息技术的挑战!

黄文强 ipc设计师理事会中国分会"

—  没有更多了  —

以下为对购买帮助不大的评价

正版特价新书
此功能需要访问孔网APP才能使用
暂时不用
打开孔网APP