• Altera FPGA/CPLD设计 高级篇
  • Altera FPGA/CPLD设计 高级篇
  • Altera FPGA/CPLD设计 高级篇
  • Altera FPGA/CPLD设计 高级篇
  • Altera FPGA/CPLD设计 高级篇
  • Altera FPGA/CPLD设计 高级篇
21年品牌 40万+商家 超1.5亿件商品

Altera FPGA/CPLD设计 高级篇

实拍现货

5 1.1折 45 九品

仅1件

北京东城
认证卖家担保交易快速发货售后保障

作者吴继华、王诚 著

出版社人民邮电出版社

出版时间2005-07

版次1

装帧平装

货号bj

上书时间2023-06-16

静文轩书店

七年老店
已实名 已认证 进店 收藏店铺

   商品详情   

品相描述:九品
图书标准信息
  • 作者 吴继华、王诚 著
  • 出版社 人民邮电出版社
  • 出版时间 2005-07
  • 版次 1
  • ISBN 9787115135001
  • 定价 45.00元
  • 装帧 平装
  • 开本 16开
  • 纸张 胶版纸
  • 页数 337页
  • 字数 532千字
【内容简介】
  本书结合作者多年工作经验,深入地讨论了AlteraFPGA/CPLD的设计、优化技巧。在讨论FPGA/CPLD设计指导原则的基础上,介绍了Altera器件的高级应用;引领读者学习逻辑锁定设计工具,详细讨论了时序约束与静态时序分析方法;结合实例讨论如何进行设计优化,介绍了Altera的可编程器件的高级设计工具与系统级设计技巧。
  本书附带两张光盘:光盘1中收录了AlteraQuartusIIWeb版软件,读者可以安装使用;光盘2中收录了本书所有实例的完整工程、源代码、详细操作步骤和使用说明文件,便于读者边学边练,提高实际应用能力。
  本书可作为高等院校通信工程、电子工程、计算机、微电子与半导体等专业的教材,也可作为硬件工程师和IC工程师的实用工具书。
【目录】
第1章可编程逻辑设计指导原则
1.1可编程逻辑基本设计原则
1.1.1面积和速度的平衡与互换原则
1.1.2硬件原则
1.1.3系统原则
1.1.4同步设计原则
1.2可编程逻辑常用设计思想与技巧
1.2.1乒乓操作
1.2.2串并转换
1.2.3流水线操作
1.2.4异步时钟域数据同步
1.3Altera推荐的CodingStyle
1.3.1CodingStyle的含义
1.3.2结构层次化编码(HierarchicalCoding)
1.3.3模块划分的技巧(DesignPartitioning)
1.3.4组合逻辑的注意事项
1.3.5时钟设计的注意事项
1.3.6全局异步复位资源
1.3.7判断比较语句case和if...else的优先级
1.3.8使用Pipelining技术优化时序
1.3.9模块复用与ResourceSharing
1.3.10逻辑复制
1.3.11香农扩展运算
1.3.12信号敏感表
1.3.13状态机设计的一般原则
1.3.14AlteraMegafunction资源的使用
1.3.15三态信号的设计
1.3.16加法树的设计
1.4小结
1.5问题与思考
第2章Altera器件高级特性与应用
2.1时钟管理
2.1.1时序问题
2.1.2锁相环应用
2.2片内存储器
2.2.1RAM的普通用法
2.2.2RAM用做移位寄存器
2.2.3RAM实现固定系数乘法
2.3数字信号处理
2.3.1DSP块资源
2.3.2工具支持
2.3.3典型应用
2.4片外高速存储器
2.4.1存储器简介
2.4.2ZBTSRAM接口设计
2.4.3DDRSDRAM接口设计
2.4.4QDRSRAM接口设计
2.4.5DDR2、QDRII和RLDRAMII
2.4.6软件支持和应用实例
2.5高速差分接口和DPA
2.5.1高速差分接口的需求
2.5.2器件的专用资源
2.5.3动态相位调整电路(DPA)
2.5.4软件支持和应用实例
2.6高速串行收发器
2.7小结
2.8问题与思考
第3章LogicLock设计方法
3.1LogicLock设计方法简介
……
3.2LogicLock区域
3.3LogicLock的约束注意事项
3.4反标注布线信息
3.5LogicLock设计方法支持的TclScripts
3.6QuartusII基于模块化的设计流程
3.7小结
3.8问题与思考
第4章时序约束与时序分析
4.1时序约束与时序分析基础
4.2设置时序约束的常用方法
4.3高级时序分析
4.4最小化时序分析
4.5使用Tcl工具进行高级时序分析
4.6小结
4.7问题与思考
第5章设计优化
5.1解读设计
5.2设计优化的基本流程和首次编译
5.3资源利用优化
5.4I/O时序优化
5.5最高时钟频率优化
5.6使用DSE工具优化设计
5.7如何减少编译时间
5.8设计优化实例
5.9小结
5.10问题与思考
第6章Altera其他高级工具
6.1命令行与Tcl脚本
6.2HardCopy流程
6.3基于NiosII处理器的嵌入式系统设计
6.4DSPBuilder工具
6.5小结
6.6问题与思考
第7章FPGA系统级设计技术
7.1信号完整性及常用I/O电平标准
7.2电源完整性设计
7.3功耗分析和热设计
7.4SERDES与高速系统设计
7.5小结
7.6问题与思考
附录配套光盘使用说明
点击展开 点击收起

   相关推荐   

—  没有更多了  —

以下为对购买帮助不大的评价

此功能需要访问孔网APP才能使用
暂时不用
打开孔网APP