• 基于FPGA的可编程SoC设计
21年品牌 40万+商家 超1.5亿件商品

基于FPGA的可编程SoC设计

现货二手,二手书无附赠品

30.65 26 八五品

仅1件

上海黄浦
认证卖家担保交易快速发货售后保障

作者董代洁 等编著

出版社北京航天航空大学出版社

ISBN9787810778510

出版时间2006-06

装帧平装

定价26元

货号9787810778510

上书时间2024-08-11

   商品详情   

品相描述:八五品
现货二手,二手书无附赠品
商品描述


基本信息


书名:基于FPGA的可编程SoC设计


定价:26.00元


作者:董代洁 等编著


出版社:北京航天航空大学出版社


出版日期:2006年06月 


ISBN:9787810778510


字数:


页码:


版次:


装帧:


开本:


商品标识:9787810778510


[chatu]


编辑推荐




内容提要



 本书针对Xilinx 公司基于FPGA的可编程片上系统,讲解了可编程片上系统的发展、系统的组成,描述了Xilinx片内微处理器软核MicroBlaze及硬核PowerPC的基本结构,讲解了可编程片上系统开发工具的功能和使用。该系统为设计者提供了丰富的设计手段和各种标准的周边设备控制器,并且提供了这些设备的驱动和调用方式。书中叙述了片内系统硬件设计和软件设计的方法,以及如何进行硬件的验证(仿真)和软件验证(调试),通过系统中的设计向导按部给出了创建一个带CPU软核的系统设计的设计流程,后详细列举了两个设计实例。    本书适用于从事硬件系统的开发研究人员,高校、科研院所相关专业的研究生、本科生,以及对该领域感兴趣的计算机爱好者。


目录



第1章  概述
 1.1 可编程器件及可编程片上系统的发展
 1.2 Xilinx公司几种适合系统级设计的FPGA
 1.3 Altera公司器件简介
 1.4 FPGA芯片结构举例
  1.4.1 结构概述
  1.4.2 输入输出模块
  1.4.3 配置逻辑模块
  1.4.4 块存储
  1.4.5 可编程布线矩阵
  1.4.6 时钟分配
  1.4.7 边界扫描
第2章  Xilinx可编程嵌入式系统的组成
 2.1 片内微处理器软核MicroBlaze和硬核PowerPC第1章  概述
 1.1 可编程器件及可编程片上系统的发展
 1.2 Xilinx公司几种适合系统级设计的FPGA
 1.3 Altera公司器件简介
 1.4 FPGA芯片结构举例
  1.4.1 结构概述
  1.4.2 输入输出模块
  1.4.3 配置逻辑模块
  1.4.4 块存储
  1.4.5 可编程布线矩阵
  1.4.6 时钟分配
  1.4.7 边界扫描
第2章  Xilinx可编程嵌入式系统的组成
 2.1 片内微处理器软核MicroBlaze和硬核PowerPC
  2.1.1 片内微处理器软核MicroBlaze
  2.1.2 片内微处理器PowerPC
 2.2 片内系统组成及系统总线
  2.2.1 系统结构
  2.2.2 片内微处理器硬核Power PC
  2.2.3 系统中存储器地址分配
 2.3 MicroBlaze的几种系统设计方案
 2.4 常用的IP CORE及设备驱动
  2.4.1 普通目的I/O设备
  2.4.2 外部存储器控制器
  2.4.3 中断控制器
  2.4.4 定时器/计数器
  2.4.5  串行接口控制器
  2.4.6 用户核模板
  2.4.7 EDK自由IP Core列表
 2.5 软件平台及操作系统
第3章  可编程嵌入式系统工具介绍
 3.1 嵌入式系统工具结构
  3.1.1 工具结构总览
  3.1.2 工具流
  3.1.3 一些有用工具应用
 3.2 Xilinx平台工作室(XPS)
  3.2.1 过程支持
  3.2.2 工具支持
  3.2.3 项目管理
  3.2.4 XPS接口
  3.2.5 平台管理
  3.2.6 软件应用管理
  3.2.7 流工具设置和需求文件
  3.2.8 工具调用
  3.2.9 PBD编辑器接口
 3.3 基本系统创建器
 3.4 创建周边设备向导
  3.4.1 调用创建周边设备向导
  3.4.2 创建新的外围设备
  3.4.3 引入已存在的周边设备
 3.5 平台生成器
 3.6 仿真模型生成器
 3.7 库生成器
 3.8 平台指定应用
 3.9 位流初始化
 3.10 编程Flash存储器
 3.11 GNU编译工具
 3.12 GNU调试工具
 3.13 Xilinx微处理器调试器
第4章  EDK6.3i使用指南
 4.1 用Base System Builder(BSB)建立新的工程
 4.2 设计实现
 4.3 在上面的工程中添加一个IP CORE
 4.4 添加应用软件
 4.5 设置一个新的软件工程
 4.6 用IP Creation Wizard创建一个用户IP CORE Memory Controller
 4.7 实现用户IP的User Logic部分
 4.8 用IP Creation Wizard调入用户IP Core
 4.9 加用户IP Core到设计中
 4.10 设计实现
 4.11 应用软件
 4.12 用GNU Debugger调试
第5章  设计实例
 5.1 设计一个USB设备
  5.1.1 设计方案
  5.1.2 片内系统设计流程
  5.1.3 编写USB设备驱动、应用软件,进行简单的数据传输
 5.2 基于FPGA的MP3播放器参考设计
  5.2.1 设计概述
  5.2.2 系统总体框架及系统功能描述
  5.2.3 MP3算法
  5.2.4 详细设计和实现
附录  USB设备固件源程序
 (1) MainLoop.C
 (2) EPPHAL.C
 (3) ISR.C
 (4) D12CI.C
 (5) CHAP_9.C
 (6) PROTODMA.C
 (7) USB100.H
 (8) MAINLOOP.H
 (9) CHAP_9.H
 (10) ISR_H
 (11) D12CI.H
 (12) EPPHAL.H显示全部信息


作者介绍




文摘



[chatu]


媒体推荐




   相关推荐   

—  没有更多了  —

以下为对购买帮助不大的评价

现货二手,二手书无附赠品
此功能需要访问孔网APP才能使用
暂时不用
打开孔网APP