• 基于Proteus的数字电路分析与设计
21年品牌 40万+商家 超1.5亿件商品

基于Proteus的数字电路分析与设计

20-06-48

2.5 八五品

仅1件

广东东莞
认证卖家担保交易快速发货售后保障

作者朱清慧、李定珍、尉乔南 编

出版社西安电子科技大学出版社

出版时间2016-09

版次1

装帧平装

货号20-06-48

上书时间2024-07-04

满分书院

八年老店
已实名 已认证 进店 收藏店铺

   商品详情   

品相描述:八五品
图书标准信息
  • 作者 朱清慧、李定珍、尉乔南 编
  • 出版社 西安电子科技大学出版社
  • 出版时间 2016-09
  • 版次 1
  • ISBN 9787560642116
  • 定价 35.00元
  • 装帧 平装
  • 开本 16开
  • 纸张 胶版纸
  • 页数 300页
  • 字数 455千字
  • 正文语种 简体中文
  • 丛书 高等学校应用型本科“十三五”规划教材
【内容简介】
  《基于Proteus的数字电路分析与设计》图文并茂、深入浅出地介绍了数字电路的有关知识。
  《基于Proteus的数字电路分析与设计》共分为9章,第1~4章为基础知识部分,主要介绍数字系统的概念、数制与码制、门电路以及组合逻辑代数;第5章为组合逻辑电路分析与设计,以Proteus为平台,以实际器件应用电路为载体进行电路分析;第6章和第7章分别为锁存器和触发器、时序逻辑电路的分析与设计,同样以Proteus为平台,介绍实际器件应用案例;第8章为脉冲波形发生器,介绍数字电路时钟波形的产生以及波形的整形;第9章介绍了模一数和数一模转换器。
  《基于Proteus的数字电路分析与设计》可作为应用型本科院校计算机、机械、电子类等专业学生的数字电子技术基础教程,也可作为教师的教学参考用书,同时也可供从事电子线路设计的工程技术人员学习和参考。
【目录】
第1章 数字系统的概念(Concept of Digital System)
1.0 概述(Introduction)
1.1 数字量和模拟量(Digital Quantity and Analog Quantity)
1.1.1 模拟量和模拟电信号(Analog Quantity and Analog Signal)
1.1.2 数字量和数字电信号(Digital Quantity and Digital Signal)
1.2 二进制数、逻辑电平和数字波形(Binary Numbers,Logic Levels and Digital Waveforms)
1.2.1 二进制数(Binary Numbers)
1.2.2 逻辑电平(Logic Levels)
1.2.3 数字波形(Digital Waveforms)
1.3 数据传输(Data Transmission)
1.4 基本逻辑运算(Basic Logic Operation)
1.5 基本逻辑功能(Basic Logic Function)
1.5.1 比较功能(Comparison Function)
1.5.2 算术功能(Arithmetic Function)
1.6 数字集成电路(Digital Integrated Circuit)
1.6.1 集成芯片封装(IC Package)
1.6.2 管脚序号(Pin Numbering)
1.6.3 集成电路分类(Integrated Circuit Classification)
1.6.4 集成电路技术(Integrated Circuit Technology)

第2章 数制与码制(The Numeration System and Code System)
2.0 概述(Introduction)
2.1 十进制数(Decimal Numbers)
2.2 二进制数(Binary Numbers)
2.2.1 二进制的表示方式(Binary Representations)
2.2.2 二进制的优点(Advantages of Binary)
2.2.3 二进制的波形图(Binary Waveform)
2.3 十进制一二进制转换(Decimal to Binary Conversion)
2.3.1 整数部分(Integral Part)
2.3.2 小数部分(Decimal Part)
2.4 十进制算术运算(Binary Arithmetic Operation)
2.4.1 二进制加法(Binary Addition)
2.4.2 二进制减法(Binary Subtraction)
2.4.3 二进制乘法和除法(Binary Multiplication and Division)
2.5 二进制数的反码和补码(One's Complement and Two's Complement of Binary Numbers)
2.5.1 有符号数(Signed Numbers)
2.5.2 反码和补码(One's Complement and Two's Complement)
2.5.3 补码的运算(Operation of Two's Complement)
2.5.4 溢出(Overflow)
2.6 八进制数(Octal Numbers)
2.6.1 八进制数的表示方法(Representation of Octal Numbers)
2.6.2 八进制数与二进制数、十进制数之间的转换(Conversion of Octal Numbers into Binary Numbers&Conversion of 0ctal Numbers into Decimal Numbers)
2.7 十六进制数(Hexadecimal Numbers)
2.7.1 十六进制数的表示方法(Representation of Hexadecimal Numbers)
2.7.2 十六进制数与二进制数、十进制数之间的转换(Conversion of Hexadecimal Numbers into Binary Numbers&Conversion of Hexadecimal Numbers into Decimal Numbers)
2.8 BCD码(Binary-Coded Decimal)
2.9 格雷码和ASCII码(Gray Code and ASCII Code)
2.9.1 格雷码(Gray Code)
2.9.2 ASCII码(ASCII Code)
习题(Exercises)

第3章 门电路(Gate Circuit)
3.0 概述(Introduction)
3.1 三极管的基本开关电路(Basic Switching Circuit of Triode)
3.1.1 双极型三极管的基本开关电路(Basic Switching Circuit of BJT)
3.1.2 MOSFET基本开关电路(MOSFET Basic Switching Circuit)
3.1.3 TTL和CMOS的逻辑电平标准(Standard of TTL&CMOS Logic Levels)
3.2 TTL门电路的工作原理(Working Principle of TTL Gate Circuit)
3.2.1 TTL反相器(TTL Inverter)
3.2.2 TTL与非门(TTL AND-NOT Gate)
3.2.3 其它TTL门电路(Other TTL Gate Circuits)
3.3 CMOS门电路(CMOS Gate Circuit)
3.3.1 CMOS基本逻辑门电路(CMOS Basic Logic Gate Circuit)
3.3.2 带缓冲器的CMOS门电路(CMoS Gate Circuit with Buffer)
3.4 其它功能门电路(Gate Circuits of Other Functions)
3.4.1 CMOS传输门(CMOS Transmission Gate)
3.4.2 三态门(Three-state Gate)
3.4.3 集电极开路门(Open Collector Gate)
3.5 数字集成芯片实用常识(Practical Common Sense of Digital Integrated Chip)
3.5.1 数字集成芯片分类及命名(Classification and Nomenclature of Digital Integrated Chip)
3.5.2 数字集成芯片管脚的处理(Processing of Digital Integrated Chip Pin)
习题(Exercises)

第4章 组合逻辑代数(Combined Logic Algebra)
4.0 概述(Introduction)
4.1 布尔运算的定律和法则(Laws and Rules of Boolean Operation)
4.1.1 基本公式(Basic Formulas)
4.1.2 常用公式(Common Formulas)
4.1.3 逻辑代数的基本定理(Fundamental Theorem of Logical Algebra)
4.2 逻辑函数及其表示方法(Logic Function&It's Representation)
4.2.1 逻辑函数(Logic Function)
4.2.2 逻辑函数的表示方法(Representation of Logic Function)
4.2.3 逻辑函数形式的转换(Conversion of Logic Function Forms)
4.2.4 标准与或式和标准或与式(Standard AND-OR Form&Standard OR-AND Form)
4.2.5 逻辑函数形式的变换(Variation of Logic Function Forms)
4.3 逻辑函数的化简方法(Approaches of Logic Function Simplification)
4.3.1 公式法化简(Simplifying Logic Algebra through Laws and Rules)
4.3.2 卡诺图法化简(Simplifying Logic Algebra through Karnaugh Maps)
4.4 具有约束的逻辑函数的化简(Simplification of Logic Function with Constraint)
4.4.1 约束项和约束条件(Constraint Term and Constraint Condition)
4.4.2 具有约束的逻辑函数的公式法化简(Simplification of Logic Function with Constraints through Laws and Rules)
4.4.3 具有约束的逻辑函数的卡诺图法化简(Simplification of Logic Function with Constraints through Karnaugh Maps)
习题(Exercises)

第5章 组合逻辑电路分析与设计(Analysis and Design of Combinational Logic Circuit)
5.0 概述(Introduction)
5.1 组合逻辑电路的分析和设计方法(Analysis and Design Method of Combinational Logic Circuit)
5.1.1 组合逻辑电路的分析方法(Analysis Method of Combinational Logic Circuit)
5.1.2 组合逻辑电路的设计方法(Design Method of ComBinational Logic Circuit)
5.2 常用组合逻辑集成芯片(Common Combinational Logic Integrated Chip)
5.2.1 编码器(Encoder)
5.2.2 译码器(Decoder)
5.2.3 数据分配器(Demultiplexer)
5.2.4 数据选择器(Multiplexer)
5.2.5 加法器(Adder)
5.2.6 全减器(Full Subtractor)
5.2.7 数据比较器(Data Comparator)
5.3 组合逻辑电路中的竞争和冒险(Competition and Adventure in Combinationa Logical Circuit)
5.3.1 产生竞争和冒险的原因(Causes of Competition and Adventure)
5.3.2 消除竞争和冒险的方法(Methods of Clearing Competition and Adventure)
5.4 总结(Summary)
习题(Exercises)

第6章 锁存器和触发器(Latchs and Flip-Flops)
6.0 概述(Introduction)
6.1 SR锁存器(SR Latch)
6.1.1 低电平输入有效的SR锁存器(SR Latch with Low Active Input Level)
6.1.2 高电平输入有效的SR锁存器(SR Latch with High Active Input Level)
6.1.3 SR锁存器的应用(Application of SR Latch)
6.2 触发器(Flip-Flops)
6.2.1 电平触发的触发器(Level Triggered Flip-Flops)
6.2.2 脉冲触发的触发器(Pulse Triggered Flip-Flops)
6.2.3 边沿触发的触发器(Edge Triggered Flip-Flops)
6.2.4 触发器功能汇总(Function Summary of Flip-Flops)
6.3 总结(Summary)
习题(Exercises)

第7章 时序逻辑电路的分析与设计(Analysis and Design of Sequential Logic Circuit)
7.0 概述(Introduction)
7.1 时序逻辑电路的分析方法(Analysis Methods of Sequential Logic Circuit)
7.1.1 同步时序逻辑电路的分析方法(Analysis Methods of Synchronous Sequential Logic Circuit)
7.1.2 异步时序逻辑电路的分析方法(Analysis Methods of Asynchronous Sequential Logic Circuit)
7.2 计数器(Counters)
7.2.1 异步计数器(Asynchronous Counter)
7.2.2 同步计数器(Synchronous Counter)
7.2.3 an/减计数器(Up/Down Counter)
7.2.4 任意进制计数器的集成芯片连接(Connection of Module-N Counter with Integrated Chip)
7.3 寄存器和移位寄存器(Register and Shift Register)
7.3.1 寄存器(Register)
7.3.2 移位寄存器(Shift Register)
7.4 环形计数器和扭环形计数器(Ring Counter and Twisted-Ring Counter)
7.4.1 环形计数器(Ring Counter)
7.4.2 扭环形计数器(Twisted-Ring Counter)
7.5 时序逻辑电路的设计方法(Design Methods of Sequential Logic Circuit)
7.5.1 顺序脉冲发生器的设计(Design of Sequence Pulse Generator)
7.5.2 序列信号发生器的设计(Design of Sequence Signal Generator)
7.5.3 同步时序逻辑电路的设计方法(Design Methods of Synchronous Sequential Logic Circuit)
7.5.4 异步时序逻辑电路的设计方法(Design Methods of Asynchronous Sequential Logic Circuit)
7.6 总结(Summary)
习题(Exercises)

第8章 脉冲波形发生器(Pulse Waveform Generator)
8.0 概述(Introduction)
8.1 施密特触发器(Schmitt Trigger)
8.1.1 门电路组成的施密特触发器(Schmitt Trigger with Gate Circuit)
8.1.2 CMOS集成施密特触发器(Integrated Schmitt Trigger with CMOS)
8.1.3 施密特触发器的应用(Application of Schmitt Trigger)
8.2 555定时器(555 Timer)
8.2.1 555定时器的工作原理(Working Principle of 555 Timer)
8.2.2 用555定时器构成的多谐振荡器(Multi-Vibrator with 555 Timer)
8.2.3 用555定时器构成的单稳态触发器(Mono-Stable Stable Trigger with 555 Tliner)
8.2.4 用555定时器构成的施密特触发器(Schmitt Trigger with of 555 Timer)
8.3 集成单稳态触发器(Integrated Mono-Stable Trigger)
8.3.1 用CMOS门电路组成的微分型单稳态触发器(Differential Mono-Stable Trigger Composed of CMOS Gate Circuit)
8.3.2 集成单稳态触发器(Integrated Mono-Stable Multi-Vibrator)
习题(Exercises)

第9章 模-数和数-模转换器(Analog to Digital and Digital to Analog Converters)
9.0 概述(Introduction)
9.1 A/D转换器(Analog to Digital Convertors)
9.1.1 A/D转换器的基本原理(Basic Principle of A/D Converter)
9.1.2 A/D转换器精度与转换速度(Precision and Speed of A/D Converter)
9.2 A/D转换器的应用与仿真(Application and Simulation of A/D Converter)
9.2.1 八位单极性并行输出ADC0808(ADC0808 with Unipolar Voltage Input and Parallel Output of Eight Bits)
9.2.2 双通道串行输出ADC0832(ADC0832 with Dual Channels Input and Serial Output)
9.2.3 双极性A/D转换器(A/D Converter with Bipolar Voltage Input)
9.3 D/A转换器(Digital to Analog Converter)
9.3.1 权电阻网络D/A转换器(D/A Converter with Weight Resistance Network)
9.3.2 倒T型电阻网络D/A转换器(D/A Converter with Inverted T Type Resistor Network)
9.3.3 权电流型D/A转换器(D/A Converter with Power Current Mode)
9.3.4 D/A转换器的转换精度(Conversion Accuracy of D/A Converter)
9.4 D/A转换器的应用与仿真(Application and Simulation of D/A Converter)
9.4.1 DAC0832
9.4.2 DAC0808
习题(Exercises)

参考文献
点击展开 点击收起

   相关推荐   

—  没有更多了  —

以下为对购买帮助不大的评价

此功能需要访问孔网APP才能使用
暂时不用
打开孔网APP