cadence allegro 17.4电子设计速成实战宝典 电子、电工 作者 新华正版
¥
89.54
6.1折
¥
148
全新
库存8件
作者作者
出版社电子工业出版社
ISBN9787121420344
出版时间2021-09
版次1
装帧平装
开本16
页数468页
字数748.8千字
定价148元
货号xhwx_1202504395
上书时间2024-03-17
商品详情
- 品相描述:全新
-
正版特价新书
- 商品描述
-
目录:
章 allegro 17.4全新功能(1)
1.1 allegro 17.4全新功能介绍(2)
1.1.1 全新功能概述(2)
1.1.2 主题的优化(2)
1.1.3 新的toolbar图示及自行重组(2)
1.1.4 可以多屏幕进行作显示(3)
1.1.5 窗的优化(3)
1.1.6 从图直接创建pcb,更加方便地实现图与pcb的同步(4)
1.1.7 提供了基于web的搜索功能(7)
1.1.8 17.2版本兼容模式的优化(7)
1.1.9 更加强大的3d显示功能(7)
1.1.10 pcb设计功能的添加及优化(10)
1.2 本章小结(13)
第2章 allegro 17.4及电子设计概述(14)
2.1 allegro 17.4的系统配置要求及安装(14)
2.1.1 系统配置要求(14)
2.1.2 allegro 17.4的安装(14)
2.1.3 allegro 17.4的激活(20)
2.2 电子设计概念(20)
2.2.1 图的概念及作用(20)
2.2.2 pcb版图的概念及作用(21)
2.2.3 图符号的概念及作用(22)
2.2.4 pcb符号的概念及作用(22)
2.2.5 信号线的分类及区别(22)
2.3 常用系统参数的设置(23)
2.3.1 高亮设置(24)
2.3.2 自动备份设置(26)
2.4 orcad图(26)
2.4.1 orcad菜单栏(27)
2.4.2 orcad偏好设置(28)
2.4.3 orcad软件design temte常用设置(30)
2.4.4 orcad删除与撤销功能(32)
2.4.5 orcad添加本地封装库(33)
2.5 pcb菜单栏(34)
2.5.1 file菜单(34)
2.5.2 edit菜单(36)
2.5.3 view菜单(37)
2.5.4 add菜单(38)
2.5.5 disy菜单(38)
2.5.6 setup菜单(39)
2.5.7 shape菜单(41)
2.5.8 logic菜单(41)
2.5.9 ce菜单(42)
2.5.10 route菜单(43)
2.5.11 analyze菜单(44)
2.5.12 manufacture菜单(44)
2.5.13 tools菜单(45)
2.6 常用文件的后缀(47)
2.7 电子设计流程概述(48)
2.8 本章小结(48)
第3章 工程的组成及完整工程的创建(49)
3.1 工程的组成(49)
3.2 图工程文件的创建(50)
3.2.1 新建工程(50)
3.2.2 已有图工程文件的打开(51)
3.2.3 新建图库(51)
3.2.4 orcad系统自带的图库文件(52)
3.2.5 已有图库的调用(54)
3.3 完整pcb的创建(54)
3.3.1 新建pcb(54)
3.3.2 已有pcb文件的打开(55)
3.3.3 pcb封装的含义及常见分类(55)
3.3.4 软件自带的封装库(56)
3.3.5 已有封装库的调用(57)
3.4 本章小结(57)
第4章 元件库开发环境及设计(58)
4.1 元器件符号概述(58)
4.2 元件库编辑界面与编辑器工作区参数(58)
4.2.1 元件库编辑界面(58)
4.2.2 元件库编辑器工作区参数(59)
4.3 简单分立元件符号的创建(60)
4.3.1 图库的创建及元器件符号的新建(60)
4.3.2 单个引脚的放置(62)
4.3.3 元器件引脚的阵列摆放及设置(63)
4.3.4 元器件外形框的绘制及文件的保存(65)
4.4 分立元件的创建(66)
4.4.1 创建homogeneous类型图符号(66)
4.4.2 创建heterogeneous类型元器件(67)
4.5 通过excel表格创建元器件(68)
4.6 元件库创建实例―电容的创建(70)
4.7 元件库创建实例―adc08200的创建(71)
4.8 本章小结(73)
第5章 图开发环境及设计(74)
5.1 图编辑界面(74)
5.1.1 打开orcad软件及创建图工程(74)
5.1.2 orcad软件常用菜单栏讲解及偏好设置(76)
5.1.3 preferences设置(78)
5.1.4 orcad软件design temte常用设置(80)
5.2 图设计准备(83)
5.2.1 图页面大小的设置(83)
5.2.2 图栅格的设置(84)
5.2.3 图模板的应用(85)
5.3 元器件的放置(87)
5.3.1 添加元件库(87)
5.3.2 放置元器件(88)
5.3.3 元器件的移动、选择、旋转(89)
5.3.4 元器件的复制、剪切与粘贴(91)
5.3.5 元器件的删除与撤销(93)
5.4 电气连接的放置(94)
5.4.1 绘制导线(94)
5.4.2 节点的说明及放置(95)
5.4.3 放置网络标号(96)
5.4.4 放置no erc检查点(97)
5.4.5 线的放置(98)
5.4.6 放置电源及接地(99)
5.4.7 放置页连接符(100)
5.4.8 图添加差分属(101)
5.5 非电气对象的放置(101)
5.5.1 放置辅助线(101)
5.5.2 放置字符标注及图片(103)
5.6 图的全局编辑(103)
5.6.1 元器件的重新编号(103)
5.6.2 元器件属的更改(105)
5.6.3 图的查找与跳转(106)
5.7 层次图的设计(108)
5.7.1 层次图的定义及结构(108)
5.7.2 自上而下的层次图设计(108)
5.7.3 自下而上的层次图设计(110)
5.7.4 层次图调用已经创建好的模块(113)
5.8 图的编译与检查(114)
5.8.1 图编译的设置(114)
5.8.2 图的编译(115)
5.8.3 图差异化对比(115)
5.8.4 方网表输出(117)
5.8.5 第三方网表输出(118)
5.9 bom表(119)
5.10 网表输出错误(121)
5.10.1 duplicate pin name错误(121)
5.10.2 pin number missing错误(122)
5.10.3 value contains return错误(123)
5.10.4 pcb footprint missing错误(124)
5.10.5 conflicting values of following ponent错误(125)
5.10.6 illegal character错误(125)
5.11 图的打印输出(126)
5.12 常用设计快捷命令汇(128)
5.13 图设计实例——at89c51(129)
5.13.1 设计流程分析(129)
5.13.2 工程的创建(129)
5.13.3 元件库的创建(130)
5.13.4 图设计(132)
5.14 本章小结(135)
第6章 pcb库开发环境及设计(136)
6.1 pcb封装的组成(136)
6.2 焊盘编辑界面(137)
6.3 焊盘封装的创建(140)
6.3.1 贴片封装焊盘的创建(140)
6.3.2 插件封装焊盘的创建(140)
6.3.3 flash焊盘的创建(143)
6.3.4 过孔封装的创建(143)
6.4 2d标准封装创建(146)
6.4.1 向导创建(147)
6.4.2 手工创建(150)
6.5 异形焊盘封装创建(154)
6.6 pcb文件生成pcb库(155)
6.7 pcb封装生成其他文件(156)
6.7.1 pcb封装生成m文件(156)
6.7.2 pcb封装生成device文件(156)
6.8 常见pcb封装的设计规范及要求(157)
6.8.1 smd贴片封装设计(157)
6.8.2 插件类型封装设计(160)
6.8.3 沉板元器件的特殊设计要求(161)
6.8.4 阻焊设计(162)
6.8.5 丝印设计(162)
6.8.6 元器件1脚标识的设计(162)
6.8.7 元器件极标识的设计(163)
6.8.8 常用元器件丝印图形式样(164)
6.9 3d封装创建(165)
6.10 pcb封装库的导入与导出(166)
6.10.1 pcb封装库的导入(167)
6.10.2 pcb封装库的导出(167)
6.11 本章小结(168)
第7章 pcb设计开发环境及快捷键(169)
7.1 pcb设计交互界面(169)
7.2 菜单栏与工具栏(170)
7.2.1 菜单栏(170)
7.2.2 工具栏(170)
7.3 工作面板(171)
7.3.1 “options”面板(171)
7.3.2 “find”面板(171)
7.3.3 “visibility”面板(173)
7.4 常用系统快捷键(173)
7.5 快捷键的自定义(174)
7.5.1 命令行指定快捷键(174)
7.5.2 env文件指定快捷键(174)
7.5.3 relay命令指定快捷键(175)
7.6 录制及调用script文件(176)
7.6.1 录制script文件(176)
7.6.2 调用script文件(177)
7.7 stoke快捷键设置(177)
7.8 本章小结(179)
第8章 流程化设计——pcb前期处理(180)
8.1 图封装完整检查(180)
8.1.1 封装的添加、删除与编辑(180)
8.1.2 库路径的全局指定(181)
8.2 网表及网表的生成(183)
8.2.1 网表(183)
8.2.2 方网表的生成(183)
8.2.3 第三方网表的生成(184)
8.3 pcb网表的导入(186)
8.3.1 方网表导入(186)
8.3.2 第三方网表导入(187)
8.4 板框定义(188)
8.4.1 dxf结构图的导入(188)
8.4.2 自定义绘制板框(190)
8.5 固定孔的放置(192)
8.5.1 开发板类型固定孔的放置(192)
8.5.2 导入型板框固定孔的放置(192)
8.6 叠层的定义及添加(194)
8.6.1 正片层与负片层(194)
8.6.2 内电层的分割实现(195)
8.6.3 pcb叠层的认识(196)
8.6.4 层的添加及编辑(199)
8.7 本章小结(199)
第9章 流程化设计——pcb布局(200)
9.1 常见pcb布局约束原则(200)
9.2 pcb模块化布局思路(202)
9.3 固定元器件的放置(203)
9.4 图与pcb的交互设置(203)
9.5 模块化布局(205)
9.6 布局常用作(208)
9.6.1 move命令的使用(208)
9.6.2 旋转命令(209)
9.6.3 镜像命令(211)
9.6.4 对齐(211)
9.6.5 复制(212)
9.6.6 交换元器件(214)
9.6.7 group功能(214)
9.6.8 temp group功能(216)
9.6.9 锁定与解锁功能(218)
9.6.10 高亮与低亮(218)
9.6.11 查询命令(220)
9.6.12 测量命令(220)
9.6.13 查找功能(221)
9.7 本章小结(221)
0章 流程化设计——pcb布线(222)
10.1 类与类的创建(222)
10.1.1 类的简介(222)
10.1.2 class的创建(223)
10.1.3 group的创建(225)
10.1.4 pin pair的创建(226)
10.1.5 x的创建(227)
10.2 常用pcb规则设置(230)
10.2.1 规则设置界面(230)
10.2.2 线宽规则设置(230)
10.2.3 间距规则设置(232)
10.2.4 多种间距规则设置(233)
10.2.5 相同网络间距规则设置(234)
10.2.6 特殊区域规则设置(234)
10.2.7 差分动态和静态等长规则设置(236)
10.2.8 点到点源同步信号相对延迟等长规则设置(237)
10.2.9 多负载源同步信号相对延迟等长规则设置(240)
10.2.10 延迟等长规则设置(242)
10.2.11 元器件引脚长度导入(243)
10.2.12 规则的导入与导出(245)
10.3 阻抗计算(246)
10.3.1 阻抗计算的必要(246)
10.3.2 常见的阻抗模型(246)
10.3.3 阻抗计算详解(247)
10.3.4 阻抗计算实例(249)
10.4 pcb扇孔(251)
10.4.1 扇孔的做(251)
10.4.2 pcb过孔添加与设置(252)
10.4.3 bga类器件扇孔(253)
10.4.4 qfn类器件扇孔(255)
10.4.5 sop类器件扇孔(255)
10.4.6 扇孔的拉线(257)
10.5 布线常用作(259)
10.5.1 飞线的打开与关闭(259)
10.5.2 pcb网络的管理与添加(260)
10.5.3 网络及网络类的管理(262)
10.5.4 层的管理(263)
10.5.5 元素的显示与隐藏(264)
10.5.6 布线线宽设置与修改(265)
10.5.7 圆弧布线与设置(266)
10.5.8 10°布线与设置(266)
10.5.9 布线角度更改与设置(267)
10.5.10 自动布线(267)
10.5.11 蛇形布线(269)
10.5.12 紧挨圆弧边缘布线(270)
10.5.13 推挤走线与过孔(271)
10.5.14 移动走线与过孔(272)
10.5.15 删除走线与过孔(273)
10.5.16 差分布线与扇孔(274)
10.5.17 多根走线(276)
10.5.18 走线居中设置(277)
10.5.19 走线复制与粘贴(278)
10.5.20 过孔网络修改(279)
10.5.21 高亮与低亮网络(280)
10.5.22 sub-drawing功能介绍(281)
10.5.23 查询布线信息(283)
10.5.24 45°与圆弧走线转换(284)
10.5.25 泪滴的作用与添加(285)
10.6 铺铜作(286)
10.6.1 动态铜皮参数设置(286)
10.6.2 静态铜皮参数设置(288)
10.6.3 铺铜(290)
10.6.4 挖铜(291)
10.6.5 孤铜删除(292)
10.6.6 铜皮网络修改(292)
10.6.7 静态与动态铜皮转换(293)
10.6.8 铜皮合并(294)
10.6.9 铜皮优先级设置(295)
10.6.10 灌铜作(296)
10.7 蛇形走线(297)
10.7.1 单端蛇形线(297)
10.7.2 差分蛇形线(298)
10.8 多拓扑的等长处理(300)
10.8.1 点到点绕线(300)
10.8.2 菊花链结构(300)
10.8.3 t形结构(301)
10.8.4 t形结构分支等长(302)
10.8.5 x等长(302)
10.9 本章小结(305)
1章 pcb的drc与生产输出(306)
11.1 功能drc(306)
11.1.1 查看状态(306)
11.1.2 电气能检查(308)
11.1.3 布线检查(310)
11.1.4 铺铜检查(311)
11.1.5 阻焊间距检查(312)
11.1.6 元器件高度检查(312)
11.1.7 板层设置检查(313)
11.2 尺寸标注(315)
11.2.1 线标注(315)
11.2.2 圆弧半径标注(316)
11.3 距离测量(316)
11.3.1 点到点距离的测量(316)
11.3.2 边缘间距的测量(317)
11.4 丝印位号的调整(318)
11.4.1 丝印位号调整的原则及常规尺寸(318)
11.4.2 丝印位号的调整方(319)
11.5 pdf文件的输出(321)
11.6 生产文件的输出步骤(322)
11.6.1 gerber文件的输出(322)
11.6.2 钻孔文件的输出(325)
11.6.3 ipc网表的输出(327)
11.6.4 贴片坐标文件的输出(327)
11.7 生产文件归类(329)
11.8 本章小结(329)
2章 allegro 17.4设计及其应用(330)
12.1 多根走线及间距设置(330)
12.2 评估pcb版图中的载流能力(331)
12.3 更新同类型的pcb封装(332)
12.4 相同模块布局布线的方(333)
12.5 在pcb中手动或自动添加差分对属(335)
12.6 对两份pcb文件进行差异对比(337)
12.7 手动修改网络连接关系(339)
12.8 手动添加或删除元器件(340)
12.9 标注时添加单位显示(341)
12.10 单独移动不需要的焊盘(342)
12.11 allegro走线时显示走线长度(343)
12.12 pcb设计中设置漏铜及白油(343)
12.13 极坐标的应用(344)
12.14 飞线显示短路径(345)
12.15 铜皮的优先级设置(345)
12.16 pcb整体替换过孔(346)
12.17 反标功能的应用(347)
12.18 隐藏电源飞线(349)
12.19 团队协作功能(350)
12.20 阵列过孔功能(352)
12.21 allegro 17.4 3d功能(352)
12.22 自动修改差分线宽、线距(354)
12.23 走线跨分割检查(355)
12.24 自动等长设计(356)
12.25 allegro泪滴设计(357)
12.26 渐变线设计(358)
12.27 无盘设计(359)
12.28 本章小结(361)
3章 入门实例:2层stm32四翼飞行器的设计(362)
13.1 设计流程分析(363)
13.2 工程的创建(363)
13.3 元件库的创建(364)
13.3.1 stm32主控芯片的创建(364)
13.3.2 led的创建(367)
13.4 图设计(369)
13.4.1 元器件的放置(369)
13.4.2 元器件的复制和放置(370)
13.4.3 电气连接的放置(370)
13.4.4 非电气能标注的放置(371)
13.5 图的检查及pcb网表的导入(372)
13.5.1 图的检查(372)
13.5.2 图网表的导出(372)
13.6 pcb库路径指定及网表的导入(373)
13.6.1 pcb文件的创建(373)
13.6.2
— 没有更多了 —
以下为对购买帮助不大的评价