• FPGA应用技术丛书:Xilinx PlanAhead应用详解
  • FPGA应用技术丛书:Xilinx PlanAhead应用详解
  • FPGA应用技术丛书:Xilinx PlanAhead应用详解
  • FPGA应用技术丛书:Xilinx PlanAhead应用详解
21年品牌 40万+商家 超1.5亿件商品

FPGA应用技术丛书:Xilinx PlanAhead应用详解

可编程序逻辑器件

390 九品

仅1件

上海闵行
认证卖家担保交易快速发货售后保障

作者刘东华 著

出版社电子工业出版社

出版时间2014-05

版次1

印刷时间2014

装帧平装

上书时间2020-07-09

三好书屋

八年老店
已实名 进店 收藏店铺

   商品详情   

品相描述:九品
品好
图书标准信息
  • 作者 刘东华 著
  • 出版社 电子工业出版社
  • 出版时间 2014-05
  • 版次 1
  • ISBN 9787121230882
  • 定价 79.00元
  • 装帧 平装
  • 开本 16开
  • 纸张 胶版纸
  • 页数 395页
  • 字数 645千字
  • 正文语种 简体中文
  • 丛书 FPGA应用技术丛书
【内容简介】
  PlanAhead工具软件是XilinxFPGA开发应用的主要软件工具,是用于硬件描述代码完成后进行综合、实现、优化和引脚布局、资源统计等的集成软件工具。
  《FPGA应用技术丛书:XilinxPlanAhead应用详解》以V12.2版本的PlanAhead工具软件为基础,详细介绍其功能、特点和使用方法,并通过实例说明PlanAhead工具软件在实现FPGA工程设计管理、RTL设计、网表综合和实现、I/O规划、芯片布局、调试验证、资源和性能分析等FPGA设计过程的应用,使读者能够全面了解和掌握PlanAhead工具软件的使用,并能够据此设计出资源使用合理、综合频率较高的实用化设计方案。
【作者简介】
  刘东华,男,博士,副教授,中国科学院计算技术研究所博士后,现工作于国防科技大学电子科学与工程学院。主要从事通信技术方面的研究工作。
【目录】
第1章概述
1.1PlanAhead简介
1.1.1PlanAhead工具软件的功能特点
1.1.2PlanAhead工具软件的启动
1.1.3PlanAhead设计流程
1.1.4使用模式
1.2ISE与PlanAhead的交互
1.2.1工具软件集成
1.2.2在ISE中启动PlanAhead工具软件
1.3PlanAhead术语

第2章PlanAhead集成开发环境
2.1主菜单
2.1.1File菜单
2.1.2Edit菜单
2.1.3View菜单
2.1.4Flow菜单
2.1.5Tool菜单
2.1.6Windows菜单
2.1.7Select菜单
2.1.8Layout菜单
2.1.9Help菜单
2.2主工具条
2.3设计流导航工具
2.3.1基于RTL源的设计流导航
2.3.2基于综合网表工程的设计流导航
2.3.3从设计流导航启动命令
2.3.4设计流导航工具的使用
2.4主视图区域
2.5状态栏
2.6消息视图和Tcl控制台
2.6.1消息视图
2.6.2Tcl控制台
2.7信息栏

第3章常用视图及操作
3.1视图操作
3.1.1打开视图
3.1.2视图导航
3.1.3移动视图
3.2图形化视图
3.3树形列表视图
3.4视图对象操作
3.5常用视图
3.5.1源视图
3.5.2芯片视图
3.5.3封装视图
3.5.4原理图视图
3.5.5属性视图
3.5.6网表视图
3.5.7层次视图
3.5.8I/O端口视图
3.5.9封装引脚视图
3.5.10设计运行视图
3.6文本编辑器

第4章PlanAhead工程设计
4.1创建新工程
4.1.1新建工程向导
4.1.2基于RTL源文件创建工程
4.1.3基于综合网表创建工程
4.1.4创建I/O引脚规划工程
4.1.5导入ISE布局布线结果
4.2工程管理
4.2.1RTL源文件管理
4.2.2约束管理
4.2.3IP核管理
4.3工程概要信息
4.4配置工程设置
4.5输入和输出文件
4.5.1输入文件
4.5.2输出文件

第5章RTL设计
5.1设计源文件管理
5.2编辑RTL源文件
5.3细化和分析RTL设计
5.3.1细化RTL设计
5.3.2资源估计
5.4功耗估计
5.5RTL设计规则检查(DRC)

第6章综合设计
6.1设计综合
6.1.1综合的方法
6.1.2运行综合
6.1.3监视综合运行
6.1.4选择综合后的操作
6.1.5分析综合结果
6.1.6启动多个运行
6.1.7管理多个运行
6.2网表分析
6.2.1网表设计环境
6.2.2查看和报告资源统计
6.2.3逻辑分析
6.2.4插入ChipScope调试IP核
6.3约束定义
6.3.1定义时序约束
6.3.2运行时序分析
6.3.3延时直方图
6.4网表和约束DRC

第7章I/O引脚规划
7.1I/O规划概述
7.2芯片资源查看
7.3定义兼容芯片和设置芯片配置模式
7.4定义和配置I/O端口
7.5指定I/O端口
7.6检查I/O和时钟逻辑指定
7.7其他I/O操作
7.8引脚规划实例

第8章实现设计
8.1实现设计
8.1.1运行设计
8.1.2监视运行状态
8.1.3判断工程状态
8.1.4选择实现后的操作
8.1.5分析运行结果
8.1.6启动多个运行
8.1.7管理多个运行
8.2分析实现结果
8.2.1打开实现的设计
8.2.2导入ISE结果
8.2.3分析布局和时序结果
8.2.4分析逻辑连接
8.2.5高亮显示和标记对象
8.2.6锁定布局
8.2.7显示设计度量
8.2.8启动XPower分析器
8.2.9交叉探测时序路径

第9章布局设计
9.1Pblock
9.2Pblock的配置
9.3布局LOC约束的使用
9.4与ISE的接口

第10章编程和调试设计
10.1生成比特流
10.1.1BitGen
10.1.2在PlanAhead中使用BitGen
10.2用ChipScope调试设计
10.3启动ChipScopePro分析仪
10.4启动iMPACT

第11章分层设计技术
11.1PlanAhead和ISE的功能理解
11.2使用PlanAhead进行设计保留
11.3分层设计实例

第12章Tcl脚本和命令
12.1PlanAhead工具软件的Tcl功能
12.2启动PlanAhead软件
12.3常用的Tcl语法
12.4第一类Tcl对象和关系
12.5出错、警告和信息消息
12.6Tcl命令

参考文献
点击展开 点击收起

   相关推荐   

—  没有更多了  —

以下为对购买帮助不大的评价

品好
此功能需要访问孔网APP才能使用
暂时不用
打开孔网APP