• 国外数字系统设计经典教材系列:数字系统设计快速入门
图书条目标准图
21年品牌 40万+商家 超1.5亿件商品

国外数字系统设计经典教材系列:数字系统设计快速入门

16.84 5.3折 32 全新

库存2件

山东泰安
认证卖家担保交易快速发货售后保障

作者[美]科尔·克林特 著;赵不贿 译

出版社北京航空航天大学出版社

出版时间2010-10

版次1

装帧平装

货号R2库 11-12

上书时间2024-11-13

齐鲁淘宝书店

十四年老店
已实名 已认证 进店 收藏店铺

   商品详情   

品相描述:全新
图书标准信息
  • 作者 [美]科尔·克林特 著;赵不贿 译
  • 出版社 北京航空航天大学出版社
  • 出版时间 2010-10
  • 版次 1
  • ISBN 9787512402188
  • 定价 32.00元
  • 装帧 平装
  • 开本 16开
  • 纸张 胶版纸
  • 页数 232页
  • 字数 342千字
  • 正文语种 简体中文
【内容简介】
《数字系统设计快速入门》是数字系统设计初学者的入门教材,书中内容共分10章,内容涉及电子电路、逻辑化简、VHDL语言、组合逻辑电路、组合算术电路、存储器、时序电路、信号传输延时、开发板和CAD工具的使用。每章都围绕一个主题,为检验对所学课程的理解和所学课程更深层次的研究,配备了练习和实验工程。
《数字系统设计快速入门》可作为高等院校电类和非电类专业低年级学生相关课程的教材和教学参考书,适合用作企业职工初级培训,也可作为从事电子产品开发和生产的工程技术人员、电子爱好者的自学教材。
【作者简介】
科尔·克林特(ColeClint),任教于华盛顿州立大学,教授许多不同的工程学课程。科尔先生曾在Hewlett-Packard、Physio-Control和Heartstream工作过。科尔先生在1991年合作创立了Heartsteam公司并在该公司被Hewlett-Packard公司收购之前担任总工程师,于2000年合作创立了Digilent公司并担任总裁和资深工程师。
【目录】
第1章电子电路简介
1.1概述
1.2背景知识
1.2.1电气与电子电路
1.2.2实际电路和模型电路
1.3数字电路0和1
1.4电子元件
1.4.1电阻
1.4.2电容
1.4.3输入类元件(按钮和开关)
1.4.4输出类器件(LED)
1.4.5连接器件
1.4.6印制电路板(PCB)
1.4.7集成电路(芯片)
1.5逻辑电路
1.5.1三极管开关
1.5.2FET构成的逻辑电路
1.5.3逻辑电路图
练习1数字电路和Basys板

第2章DigilentFPGA开发板介绍
2.1概述
2.2Digilent开发板参考资料
练习2DigilentFPGA开发板介绍
实验工程2开发板检验和基本逻辑电路
附录用Adept对Digilent开发板进行编程

第3章逻辑电路结构与CADT具简介
3.1概述
3.2逻辑电路基本结构简介
3.2.1原理图及其原型
3.2.2组合电路结构
3.2.3SOP与POS电路
3.2.4异或运算
3.3CAD工具简介
3.3.1产品设计流程
3.3.2电路仿真
练习3逻辑电路结构
实验工程3电路原理图绘制简介
附录WehPack原理图设计入门指南

第4章逻辑化简
4.1概述
4.2背景介绍
4.3布尔代数
4.4逻辑图
4.5逻辑函数的不完整表述(无关项)
4.6加入变量
4.7基于计算机的逻辑化简算法
练习4逻辑化简
实验工程4逻辑化简

第5章VHDL语言介绍
5.1概述
5.2背景介绍
5.2.1电路的结构设计与行为设计比较
5.2.2综合与仿真
5.3.VHDL语言介绍
5.3.1.信号的赋值
5.3.2使用XilinxVHDL工具
实验工程5VHDL介绍
附录使用XilinxVHDL工具

第6章组合逻辑块
6.1概述
6.2背景介绍
6.2.1信号的二进制码(总线)
6.2.2多输出电路的化简
6.3组合电路块
6.3.1数据选择器(多路选择器)
6.3.2译码器
6.3.3数据分配器
6.3.4七段显示器和译码器
6.3.5优先编码器
6.3.6移位寄存器
练习6组合逻辑块
实验工程6组合逻辑块

第7章组合算术电路
7.1概述
7.2背景介绍
7.2.1位分段设计方法
7.2.2比较器
7.2.3加法器
7.2.4减法器
7.2.5负数
7.2.6加法/减法器
7.2.7加法器溢出
7.2.8硬件乘法器
7.2.9ALU电路
7.2.10VHDL的ALU行为描述
7.3VHDL进阶
7.3.1结构设计与行为设计比较
7.3.2VHDL中的模块化设计
7.3.3VHDL中的算术函数
练习7组合算术电路
实验工程7组合算术电路

第8章信号传输延迟
8.1概述
8.2逻辑电路中的传输延迟
8.2.1电路延迟与CAD工具
8.2.2在VHDL源文件中指定电路的延迟
8.2.3毛刺
8.2.4使用CAD工具生成延迟
实验工程8信号传输延迟
附录ISE/WebPack仿真器后布线模式运行

第9章基本存储电路
9.1概述
9.2背景介绍
9.2.1存储器电路介绍
9.2.2基本单元
9.2.3D锁存器
9.2.4D触发器
9.2.5存储器复位信号
9.2.6存储器的其他输人信号
9.2.7其他类型触发器
9.2.8寄存器
9.2.9其他类型存储器电路
9.2.10存储电路的VHDL描述
9.2.11VHDL中的进程语句
实验工程9基本存储电路

第10章时序电路的结构化设计
10.1概述
10.2背景介绍
10.2.1时序电路的特征
10.2.2时序电路设计
10.2.3使用状态图来设计时序电路
10.2.4时序电路的结构化设计
10.2.5二进制计数器
10.2.6用VHDL描述二进制计数器
练习10时序电路的结构化设计
实验工程10时序电路的结构化设计
点击展开 点击收起

   相关推荐   

—  没有更多了  —

以下为对购买帮助不大的评价

此功能需要访问孔网APP才能使用
暂时不用
打开孔网APP