• 聚集EDA:基于Xilinx ISE 的FPAG/CPLD设计与应用
图书条目标准图
21年品牌 40万+商家 超1.5亿件商品

聚集EDA:基于Xilinx ISE 的FPAG/CPLD设计与应用

80.14 九品

仅1件

北京昌平
认证卖家担保交易快速发货售后保障

作者谈世哲、李健、管殿柱 著

出版社电子工业出版社

出版时间2009-08

版次1

装帧平装

货号A12

上书时间2024-12-11

旧书香书城

十年老店
已实名 已认证 进店 收藏店铺

   商品详情   

品相描述:九品
图书标准信息
  • 作者 谈世哲、李健、管殿柱 著
  • 出版社 电子工业出版社
  • 出版时间 2009-08
  • 版次 1
  • ISBN 9787121093593
  • 定价 29.00元
  • 装帧 平装
  • 开本 16开
  • 纸张 胶版纸
  • 页数 235页
  • 字数 390千字
  • 正文语种 简体中文
【内容简介】
  FPGA/CPLD以其强大的功能,开发过程短,投资少,可反复修改,保密性好,开发工具智能化等特点,成为当今硬件设计的首选方式之一。XilinxISE是由顶级FPGA供应商Xilinx提供的高级FPGA/CPLD设计环境,为所有Xilinx的FPGA与CPLD提供支持。《基于XilinxISE的FPAG/CPLD设计与应用》旨在向读者介绍ISE强大的开发功能,通过实例来强化读者的理解和使用。《基于XilinxISE的FPAG/CPLD设计与应用》立足工程实践,循序渐进地介绍了XilinxISE开发的基本过程和方法,内容翔实、系统、全面,并通过大量的工程实例说明软件的功能和应用方法。
  《基于XilinxISE的FPAG/CPLD设计与应用》图文并茂,讲解深入浅出,通俗易懂。《基于XilinxISE的FPAG/CPLD设计与应用》适合从事FPGA/CPLD设计开发的技术人员阅读,也可作为高等学校相关专业的教学用书。
【目录】
第1章聚焦XilinxISE
1.1Xilinx公司及其产品介绍
1.1.1Xilinx公司简介
1.1.2几种CPLD系列芯片的特点
1.1.3CoolRunnei系列的高级特性
1.1.4主流FPGA产品
1.2FPGA/CPLD基本结构与实现原理
1.2.1FPGA基本结构与实现原理
1.2.2CPLD基本结构与实现原理
1.2.3FPGA/CPLD性能特点差异
1.3系统设计语言——VHDL基本概念与程序结构
1.3.1概述
1.3.2VHDL程序基本结构
1.4HDL编码风格及规则
1.4.1编码风格
1.4.2HDL编码指导
1.5ISE基本操作
1.5.1ISE的获取
1.5.2ISE的实现功能
1.5.3ISE软件运行硬件环境及安装
1.5.4ISE运行及主界面简介
1.6本章小结
1.7思考与练习
第2章基于VHDL语言的设计输入
2.1新建工程
2.2手动新建源代码
2.3利用语言模板创建源代码
2.4本章小结
2.5思考与练习
第3章设计仿真
3.1仿真基本概念
3.1.1仿真类型
3.1.2仿真的步骤
3.2创建测试基准波形文件
3.3使用Modelsim进行仿真
3.3.1ModelSim仿真窗口综述
3.3.2在ISE集成环境中进行功能仿真
3.3.3利用ModelSim进行时序仿真
3.4本章小结
3.5思考与练习
第4章基于原理图与状态机的输入
4.1原理图设计概述
4.1.1顶层原理图设计方法
4.1.2底层原理图设计方式
4.2利用原理图的设计方法
4.2.1自顶向下的原理图设计方法
4.2.2自底向上的原理图设计方法
4.3实例化计数器
4.3.1例化VHDL模块
4.3.2进行原理图连线
4.3.3给连线添加网络名
4.3.4给总线添加网络名
4.3.5添加I/O引脚标记
4.4状态机输入工具——StateCAD
4.4.1StateCAD简介
4.4.2StateCAD用户界面
4.4.3使用StateCAD设计状态机
4.5本章小结
4.6思考与练习
第5章综合与设计实现
5.1XST概述
5.1.1XST属性描述及设置方法
5.1.2XST操作流程
5.2设计实现
5.2.1CPLD的设计实现
5.2.2FPGA的设计实现
5.3约束
5.3.1创建UCF文件
5.3.2UCF文件的语法说明
5.3.3引脚和区域约束语法
5.3.4PACE
5.4IPCore简介
5.4.1XilinxIPCore基本操作
5.4.2DDS模块IPCore的调用实例
5.5本章小结
5.6思考与练习
第6章功耗分析与FPGA/CPLD配置
6.1功耗评估工具——XPower
6.1.1概述
6.1.2XPower操作界面
6.1.3功耗分析
6.2基于ISE的硬件编程
6.2.1iMPACT的用户界面
6.2.2利用iMPACT进行程序下载
6.3本章小结
6.4思考与练习
第7章应用实例
7.1VHDL数字逻辑电路设计试验
7.2实例一:模可变16位加法计数器
7.3实例二:多倍次分频器
7.4实例三:奇偶校验
7.5实例四:数字频率计VHDL程序与仿真
7.6实例五:UARTVHDL程序与仿真
7.7实例六:电子时钟VHDL程序与仿真
7.8本章小结
7.9思考与练习
参考文献
点击展开 点击收起

—  没有更多了  —

以下为对购买帮助不大的评价

此功能需要访问孔网APP才能使用
暂时不用
打开孔网APP