Xilinx FPGA开发实用教程
¥
17.57
3.0折
¥
59
九品
仅1件
作者田耘、徐文波 著
出版社清华大学出版社
出版时间2008-11
版次1
装帧平装
货号A4
上书时间2024-10-31
商品详情
- 品相描述:九品
图书标准信息
-
作者
田耘、徐文波 著
-
出版社
清华大学出版社
-
出版时间
2008-11
-
版次
1
-
ISBN
9787302184256
-
定价
59.00元
-
装帧
平装
-
开本
16开
-
纸张
胶版纸
-
页数
609页
-
字数
946千字
-
正文语种
简体中文
- 【内容简介】
-
本书系统讲述了XilinxFPGA的开发知识,包括FPGA开发简介、VerilogHDL语言基础、基于Xilinx芯片的HDL语言高级进阶、ISE开发环境使用指南、FPGA配置电路及软件操作、在线逻辑分析仪ChipScope的使用、基于FPGA的数字信号处理技术、基于SystemGenerator的DSP系统开发技术、基于FPGA的可编程嵌入式开发技术、基于FPGA的高速数据连接技术和时序分析原理以及时序分析器的使用11章内容,各章均以实例为基础,涵盖了FPGA开发的主要方面。
本书适合从事Xilinx系列FPGA设计与开发的工程师,以及相关专业的研究生和高年级本科生使用。
- 【目录】
-
第1章FPGA开发简介
1.1可编程逻辑器件基础
1.1.1可编程逻辑器件概述
1.1.2可编程逻辑器件的发展历史
1.1.3PLD开发工具
1.2FPGA芯片结构
1.2.1FPGA工作原理与简介
1.2.2FPGA芯片结构
1.2.3软核、硬核以及固核的概念
1.3基于FPGA的开发流程
1.3.1FPGA设计方法概论
1.3.2典型FPGA开发流程
1.3.3基于FPGA的SOC设计方法
1.4Xilinx公司主流可编程逻辑器件简介
1.4.1XilinxFPGA芯片介绍
1.4.2XilinxPROM芯片介绍
1.5本章小结
第2章VerilogHDL语言基础
2.1VerilogHDL语言简介
2.1.1VerilogHDL语言的历史
2.1.2VerilogHDL的主要能力
2.1.3VerilogHDL和VHDL的区别
2.1.4VerilogHDL设计方法
2.2VerilogHDL基本程序结构
2.3VerilogHDL语言的数据类型和运算符
2.3.1标志符
2.3.2数据类型
2.3.3模块端口
2.3.4常量集合
2.3.5运算符和表达式
2.4VerilogHDL语言的描述语句
2.4.1结构描述形式
2.4.2数据流描述形式
2.4.3行为描述形式
2.4.4混合设计模式
2.5Verilog代码书写规范
2.5.1信号命名规则
2.5.2模块命名规则
2.5.3代码格式规范
2.5.4模块调用规范
2.6Verilog常用程序示例
2.6.1Verilog基本模块
2.6.2基本时序处理模块
2.6.3常用数字处理算法的Verilog实现
2.7本章小结
第3章基于Xilinx芯片的HDL语言高级进阶
3.1面向硬件电路的设计思维
3.1.1面向硬件的程序设计思维
3.1.2“面积”和“速度”的转换原则
3.1.3同步电路的设计原则
3.1.4模块划分的设计原则
3.2优秀的HDL代码风格
3.2.1代码风格的含义
3.2.2通用代码风格的介绍
3.2.3专用代码风格的简要说明
3.3Verilog建模与调试技巧
3.3.1双向端口的使用和仿真
3.3.2阻塞赋值与非阻塞赋值
3.3.3输入值不确定的组合逻辑电路
3.3.4数学运算中的扩位与截位操作
3.3.5利用块RAM来实现数据延迟
3.3.6测试向量的生成
3.4Xilinx公司原语的使用方法
3.4.1计算组件
3.4.2时钟组件
3.4.3配置和检测组件
3.4.4吉比特收发器组件
3.4.5I/O端口组件
3.4.6处理器组件
3.4.7RAM/ROM组件
3.4.8寄存器和锁存器
3.4.9移位寄存器组件
3.4.10Slice/CLB组件
3.5本章小结
第4章ISE开发环境使用指南
4.1ISE套件的介绍与安装
4.1.1ISE简要介绍
4.1.2ISE功能简介
4.1.3ISE软件的安装
4.1.4ISE软件的基本操作
4.2基于ISE的代码输入
4.2.1新建工程
4.2.2代码输入
4.2.3代码模板的使用
4.2.4XilinxIPCore的使用
4.3基于ISE的开发流程
4.3.1基于XilinxXST的综合
4.3.2基于ISE的仿真
4.3.3基于ISE的实现
4.3.4基于ISE的芯片编程
4.3.5功耗分析以及XPower的使用
4.4约束文件的编写
4.4.1约束文件的基本操作
4.4.2UCF文件的语法说明
4.4.3管脚和区域约束语法
4.4.4管脚和区域约束编辑器PACE
4.5ISE与
第三方软件
4.5.1SynplifyPro软件的使用
4.5.2ModelSim软件的使用
4.5.3SynplifyPro、ModelSim和ISE的联合开发流程
4.5.4ISE与MATLAB的联合使用
4.6XilinxFPGA芯片底层单元的使用
4.6.1Xilinx全局时钟网络的使用
4.6.2DCM模块的使用
4.6.3Xilinx内嵌块存储器的使用
4.6.4硬核乘加器的使用
4.7本章小结
第5章FPGA配置电路及软件操作
5.1FPGA配置电路综述
5.1.1XilinxFPGA配置电路综述
5.1.2XilinxFPGA常用的配置管脚
5.1.3XilinxFPGA配置电路分类
5.2JTAG电路的原理与设计
5.2.1JTAG电路的工作原理
5.2.2XilinxJTAG下载线
5.3FPGA的常用配置电路
5.3.1主串模式——最常用的FPGA配置模式
5.3.2SPI串行Flash配置模式
5.3.3从串配置模式
5.3.4字节宽度外部接口并行配置模式
5.3.5JTAG配置模式
5.3.6SystemACE配置方案
5.4iMPACT软件使用
5.4.1iMPACT综述与基本操作
5.4.2使用iMPACT创建配置文件
5.4.3使用iMPACT配置芯片
5.4.4FPGA配置失败的常见问题
5.5从配置PROM中读取用户数据
5.5.1从PROM中引导数据简介
5.5.2硬件电路设计方法
5.5.3软件操作流程
5.6本章小结
第6章在线逻辑分析仪ChipScope的使用
6.1ChipScope介绍
6.1.1ChipScopePro简介
6.1.2ChipScopePro软件的安装
6.1.3ChipScopePro的使用流程
6.2ChipScopeCoreGenerator使用说明
6.2.1ChipScopePro核的基本介绍
6.2.2ChipScope核的生成流程
6.3ChipScopeCoreInserter使用说明
6.3.1CoreInserter的用户界面
6.3.2CoreInserter的基本操作
6.4ChipScopeProAnalyzer使用说明
6.4.1ChipScope分析仪的用户界面
6.4.2ChipScopeAnalyzer的基本操作
6.5在ISE中直接调用ChipScope的应用实例
6.5.1在工程中添加ChipScopePro文件
6.5.2在ChipScopePro中完成下载和观察
6.6本章小结
第7章基于FPGA的数字信号处理技术
7.1数字信号概述
7.1.1数字信号的产生
7.1.2采样定理
7.1.3数字系统的主要性能指标
7.2离散傅里叶变换基础
7.2.1离散傅里叶变换
7.2.2频域应用
7.2.3FFT/IFFTIPCore的使用
7.3XtremeDSP模块功能介绍
7.4乘累加结构的FIR滤波器
7.4.1单乘法器MACFIR滤波器
7.4.2对称MACFIR滤波器
7.4.3MACFIR滤波器IPCore的使用
7.5半并行/并行FIR滤波器
7.5.1并行FIR滤波器
7.5.2半并行FIR滤波器
7.5.3FIRCompilerIPCore的使用
7.6多通道FIR滤波器
7.6.1滤波器组的基本概念
7.6.2多通道FIR滤波器的基本原理
7.6.3多通道FIR滤波器组的FPGA实现
7.7本章小结
第8章基于SystemGenerator的DSP系统开发技术
8.1SystemGenerator的简介与安装
8.1.1SystemGenerator简介
8.1.2SystemGenerator的主要特征
8.1.3SystemGenerator软件的安装和配置
8.2SystemGenerator入门基础
8.2.1SystemGenerator开发流程简介
8.2.2Simulink基础
8.2.3AccelDSP软件工具
8.3基于SystemGenerator的DSP系统设计
8.3.1SystemGenerator快速入门
8.3.2SystemGenerator中的信号类型
8.3.3自动代码生成
8.3.4编译MATLAB设计生成FPGA代码
8.3.5子系统的建立和使用
8.4基于SystemGenerator的硬件协仿真
8.4.1硬件协仿真平台的介绍与平台安装
8.4.2硬件协仿真的基本操作
8.4.3共享存储器的操作
8.5SystemGenerator的高级应用
8.5.1导入外部的HDL程序模块
8.5.2设计在线调试
8.5.3系统中的多时钟设计
8.5.4软、硬件联合开发
8.5.5FPGA设计的高级技巧
8.5.6设计资源评估
8.6开发实例:基于FIR滤波器的协仿真实例
8.7本章小结
第9章基于FPGA的可编程嵌入式开发技术
9.1可编程嵌入式系统(EDK)介绍
9.1.1基于FPGA的可编程嵌入式开发系统
9.1.2Xilinx公司的解决方案
9.2Xilinx嵌入式开发系统组成介绍
9.2.1片内微处理器软核MicroBlaze
9.2.2片内微处理器PowerPC
9.2.3常用的IP核以及设备驱动
9.2.4系统设计方案
9.3EDK软件基本介绍
9.3.1EDK的介绍与安装
9.3.2EDK设计的实现流程
9.3.3EDK的文件管理架构
9.4XPS软件的基本操作
9.4.1XPS的启动
9.4.2利用BSB创建新工程
9.4.3XPS的用户界面
9.4.4XPS的目录结构与硬件平台
9.4.5在XPS加入IPCore
9.4.6在XPS中定制用户设备的IP
9.4.7XPS中IPCoreAPI函数的查阅和使用方法
9.5XPS软件的高级操作
9.5.1XPS的软件输入
9.5.2XPS中的设计仿真
9.5.3将EDK设计作为ISE设计的子系统
9.5.4XPS对嵌入式操作系统的支持
9.5.5XPS工程的实现和下载
9.5.6在线调试工具XMD的使用
9.5.7XPS中ChipScope的使用
9.5.8软件平台SDK的使用
9.6EDK开发实例——DDRSDRAM接口控制器
9.6.1DDRSDRAM工作原理
9.6.2DDRSDRAM控制器的EDK实现
9.6.3DDRSDRAM控制器的调试
9.7本章小结
第10章基于FPGA的高速数据连接技术
10.1高速数据连接功能简介
10.1.1高速数据传输的背景
10.1.2Xilinx公司高速连接功能的解决方案
10.2实现吉比特高速串行I/O的相关技术
10.2.1吉比特高速串行I/O的特点和应用
10.2.2吉比特串行I/O系统的组成
10.2.3吉比特串行I/O的设计要点
10.3基于RocketI/O高速串行技术
10.3.1RocketI/O技术简介
10.3.2Aurora协议
10.3.3RocketI/O硬核模块的体系结构
10.3.4RocketI/O的时钟设计方案
10.3.5RocketI/O的开发要素
10.3.6RocketI/OIPCore的使用
10.4基于XilinxFPGA的千兆以太网控制器的开发
10.4.1千兆以太网技术
10.4.2基于FPGA的千兆以太网MAC控制器实现方案
10.4.3Xilinx千兆以太网MACIPCore
10.5本章小结
第11章时序分析原理以及时序分析器的使用
11.1时序分析的作用和原理
11.1.1时序分析的作用
11.1.2静态时序分析原理
11.1.3时序分析的基础知识
11.2XilinxFPGA中的时钟资源
11.2.1全局时钟资源
11.2.2第二全局时钟资源
11.3时序约束
11.3.1使用约束文件添加时序约束
11.3.2使用约束编辑器添加时序约束
11.4ISE时序分析器
11.4.1时序分析器简介
11.4.2时序分析器的文件类型
11.4.3时序分析器的调用与用户界面
11.4.4时序分析器的基本使用方法
11.4.5提高时序性能的手段
11.5本章小结
缩略语
参考文献
点击展开
点击收起
— 没有更多了 —
以下为对购买帮助不大的评价